Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018142103) MICROCONTROLLER PERIPHERAL CONFIGURATION
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/142103 International Application No.: PCT/GB2018/050127
Publication Date: 09.08.2018 International Filing Date: 17.01.2018
IPC:
G06F 9/4401 (2018.01) ,G06F 15/78 (2006.01)
[IPC code unknown for G06F 9/4401]
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
15
Digital computers in general; Data processing equipment in general
76
Architectures of general purpose stored programme computers
78
comprising a single central processing unit
Applicants:
NORDIC SEMICONDUCTOR ASA [NO/NO]; Otto Nielsens veg 12 7052 Trondheim, NO
WILSON, Timothy James [GB/GB]; GB (MG)
Inventors:
RUSTEN, Joar; NO
BAKKEN, Vemund; NO
NORE, Anders; NO
Agent:
DEHNS; St Bride's House 10 Salisbury Square London Greater London EC4Y 8JD, GB
Priority Data:
1701544.731.01.2017GB
Title (EN) MICROCONTROLLER PERIPHERAL CONFIGURATION
(FR) CONFIGURATION DE PÉRIPHÉRIQUE DE MICROCONTRÔLEUR
Abstract:
(EN) A microcontroller (1) includes a processor (7), a peripheral (15a-15c), a non-volatile memory (13) and a peripheral initialisation system. The peripheral (15a-15c) is arranged to read peripheral configuration data from an addressable volatile-memory peripheral register (21a-21c). The non-volatile memory has a configuration region for storing peripheral initialisation data, which represents the address of the peripheral register and peripheral configuration data. The peripheral initialisation system is arranged to read the peripheral configuration data and the address of the peripheral register from the configuration region, and to write the peripheral configuration data to the address of the peripheral register.
(FR) Selon l'invention, un microcontrôleur (1) comprend un processeur (7), un périphérique (15a-15c), une mémoire non volatile (13) et un système d'initialisation de périphérique. Le périphérique (15a-15c) est conçu pour lire des données de configuration de périphérique à partir d'un registre de périphérique de mémoire volatile adressable (21a-21c). La mémoire non volatile a une région de configuration permettant de stocker des données d'initialisation de périphérique, qui représentent l'adresse du registre de périphérique et des données de configuration de périphérique. Le système d'initialisation de périphérique est conçu pour lire les données de configuration de périphérique et l'adresse du registre de périphérique à partir de la région de configuration, et pour écrire les données de configuration de périphérique sur l'adresse du registre de périphérique.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)