Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018139408) DESIGN ASSISTANCE SYSTEM AND DESIGN ASSISTANCE METHOD
Latest bibliographic data on file with the International BureauSubmit observation

Pub. No.: WO/2018/139408 International Application No.: PCT/JP2018/001823
Publication Date: 02.08.2018 International Filing Date: 22.01.2018
IPC:
G06F 17/50 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
17
Digital computing or data processing equipment or methods, specially adapted for specific functions
50
Computer-aided design
Applicants:
日本電気株式会社 NEC CORPORATION [JP/JP]; 東京都港区芝五丁目7番1号 7-1, Shiba 5-chome, Minato-ku, Tokyo 1088001, JP
Inventors:
根橋 竜介 NEBASHI Ryusuke; JP
阪本 利司 SAKAMOTO Toshitsugu; JP
宮村 信 MIYAMURA Makoto; JP
辻 幸秀 TSUJI Yukihide; JP
多田 あゆ香 TADA Ayuka; JP
白 旭 BAI Xu; JP
Agent:
下坂 直樹 SHIMOSAKA Naoki; JP
Priority Data:
2017-01197526.01.2017JP
Title (EN) DESIGN ASSISTANCE SYSTEM AND DESIGN ASSISTANCE METHOD
(FR) DISPOSITIF ET PROCÉDÉ D'AIDE À LA CONCEPTION
(JA) 設計支援システムおよび設計支援方法
Abstract:
(EN) In order to provide a highly reliable programmable logic integrated circuit, this design assistance system, which assists in designing circuits mounted in a programmable logic integrated circuit equipped with a variable resistance element, has an overwriting history information generation means that generates overwriting history information indicating the number of changes in the state of the variable resistance element, a wear cost generation means that, on the basis of the overwriting history information, calculates a wear cost for a switch included in the circuit, and a wiring means that carries out wiring of the circuit on the basis of an evaluation function that includes the wear cost.
(FR) Afin de fournir un circuit intégré logique programmable hautement fiable, ce système d'aide à la conception, qui aide à concevoir des circuits montés dans un circuit intégré logique programmable équipé d'un élément à résistance variable, comprend : un moyen de génération d'informations d'historique d'écrasement qui génère des informations d'historique d'écrasement indiquant le nombre de changements survenus dans l'état de l'élément à résistance variable ; un moyen de génération de coût d'usure qui, d’après les informations d'historique d'écrasement, calcule un coût d'usure pour un commutateur inclus dans le circuit ; et un moyen de câblage qui réalise un câblage du circuit d’après une fonction d'évaluation qui comprend le coût d'usure.
(JA) 信頼性の高いプログラマブル論理集積回路を提供するため、本発明の設計支援システムは、抵抗変化素子を備えるプログラマブル論理集積回路に実装する回路の設計を支援する設計支援システムであって、抵抗変化素子の状態の変更回数を示す書き換え履歴情報を生成する書き換え履歴情報生成手段と、書き換え履歴情報に基づいて、回路に含まれるスイッチの摩耗コストを算出する摩耗コスト生成手段と、摩耗コストを含む評価関数に基づいて、回路の配線を実施する配線手段とを有する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)