Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018125420) FAST DIGITAL TO TIME CONVERTER LINEARITY CALIBRATION TO IMPROVE CLOCK JITTER PERFORMANCE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/125420 International Application No.: PCT/US2017/062101
Publication Date: 05.07.2018 International Filing Date: 16.11.2017
IPC:
G04F 10/00 (2006.01)
G PHYSICS
04
HOROLOGY
F
TIME-INTERVAL MEASURING
10
Apparatus for measuring unknown time intervals by electric means
Applicants:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventors:
NASSAR, Elias; IL
NASSAR, Samer; IL
FAYNEH, Eyal; IL
BANIN, Rotem; IL
DEGANI, Ofir; IL
FALKOV, Inbar; IL
Agent:
GRANGE, Kevin; US
PORTNOVA, Marina; US
Priority Data:
15/393,11528.12.2016US
Title (EN) FAST DIGITAL TO TIME CONVERTER LINEARITY CALIBRATION TO IMPROVE CLOCK JITTER PERFORMANCE
(FR) ÉTALONNAGE DE LINÉARITÉ DE CONVERTISSEUR NUMÉRIQUE-TEMPS RAPIDE POUR AMÉLIORER LES PERFORMANCES DE GIGUE D'HORLOGE
Abstract:
(EN) A system includes a digital-to-time converter (DTC) to generate output signals with phase offsets set by a plurality of DTC input values and a time-to-digital converter (TDC) operatively coupled to the DTC, wherein the TDC has a lower resolution than the DTC. The system also includes a processing component operatively coupled to the DTC and the TDC. The processing device, for each of a plurality of TDC thresholds, determines a DTC input value corresponding to a respective TDC threshold. The processing device may then generate a calibration function based on the determined DTC input values and corresponding TDC thresholds.
(FR) L'invention concerne un système qui comprend un convertisseur numérique-temps (DTC) pour générer des signaux de sortie avec des décalages de phase définis par une pluralité de valeurs d'entrée DTC et un convertisseur temps-numérique (TDC) couplé fonctionnellement au DTC, le TDC ayant une résolution inférieure à celle du DTC. Le système comprend également un composant de traitement couplé fonctionnellement au DTC et au TDC. Le dispositif de traitement, pour chaque seuil d'une pluralité de seuils de TDC, détermine une valeur d'entrée de DTC correspondant à un seuil de TDC respectif. Le dispositif de traitement peut ensuite générer une fonction d'étalonnage sur la base des valeurs d'entrée de DTC déterminées et des seuils de TDC correspondants.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)