Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018121135) FULL-FRAME IMAGE SENSOR SYSTEM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/121135 International Application No.: PCT/CN2017/112351
Publication Date: 05.07.2018 International Filing Date: 22.11.2017
IPC:
H04N 5/374 (2011.01) ,H04N 5/335 (2011.01) ,H04N 5/378 (2011.01) ,H04N 5/369 (2011.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
N
PICTORIAL COMMUNICATION, e.g. TELEVISION
5
Details of television systems
30
Transforming light or analogous information into electric information
335
using solid-state image sensors [SSIS]
369
SSIS architecture; Circuitry associated therewith
374
Addressed sensors, e.g. MOS or CMOS sensors
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
N
PICTORIAL COMMUNICATION, e.g. TELEVISION
5
Details of television systems
30
Transforming light or analogous information into electric information
335
using solid-state image sensors [SSIS]
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
N
PICTORIAL COMMUNICATION, e.g. TELEVISION
5
Details of television systems
30
Transforming light or analogous information into electric information
335
using solid-state image sensors [SSIS]
369
SSIS architecture; Circuitry associated therewith
378
Readout circuits, e.g. correlated double sampling [CDS] circuits, output amplifiers or A/D converters
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
N
PICTORIAL COMMUNICATION, e.g. TELEVISION
5
Details of television systems
30
Transforming light or analogous information into electric information
335
using solid-state image sensors [SSIS]
369
SSIS architecture; Circuitry associated therewith
Applicants:
上海集成电路研发中心有限公司 SHANGHAI IC R & D CENTER CO., LTD. [CN/CN]; 中国上海市 浦东新区张江高科技园区高斯路497号唐晨晨 TANG, Chenchen 497 Gaosi Road, Zhangjiang Hi-Tech Park, Pudong Shanghai 201210, CN
成都微光集电科技有限公司 CHENGDU IMAGE DESIGN TECHNOLOGY CO. LTD. [CN/CN]; 中国四川省成都市 成都市高新区天府大道中段1268号1栋3层22、23号 22&23, Floor 3 No. 1268, Building 1, Tianfu Middle Road, Chengdu New and High-tech Zone Chengdu, Sichuan 610041, CN
Inventors:
李琛 LI, Chen; CN
温建新 WEN, Jianxin; CN
张小亮 ZHANG, Xiaoliang; CN
皮常明 PI, Changming; CN
杨海玲 YANG, Hailing; CN
张桂迪 ZHANG, Guidi; CN
Agent:
上海天辰知识产权代理事务所(特殊普通合伙) SHANGHAI TIANCHEN INTELLECTUAL PROPERTY AGENCY; 中国上海市 普陀区中江路388弄国盛中心1号楼3302室曹婷 CAO, Ting 3302, Tower 1, No. 388 Zhongjiang Road, Putuo Shanghai 200062, CN
Priority Data:
201611225827.827.12.2016CN
Title (EN) FULL-FRAME IMAGE SENSOR SYSTEM
(FR) SYSTÈME DE CAPTEUR D'IMAGE À TRAME COMPLÈTE
(ZH) 一种全画幅图像传感器系统
Abstract:
(EN) The invention discloses a full-frame image sensor system comprising read circuits, channel selection circuits, and interface circuits arranged symmetrically with respect to a pixel array. A pair of the read circuits are electrically connected to two sides of the pixel array, respectively. The channel selection circuit and the read circuit on a same side of the pixel array are electrically connected to each other. The interface circuit and the channel selection circuit on a same side of the pixel array are electrically connected to each other. As a result, the circuits on the two sides of the pixel array are substantially symmetrical, and the center of the pixel array is aligned with that of the entire chip, facilitating subsequent packaging and applications, reducing sizes of circuits such as PGAs and ADCs located at either side of the pixel array, and overcoming an issue in which the heights of circuits such as PGAs and ADCs cannot exceed the height of a pixel array, resulting in limited capacities of the circuits such as PGAs and ADCs in the prior art.
(FR) La présente invention concerne un système de capteur d'image à trame complète qui comprend des circuits de lecture, des circuits de sélection de canal et des circuits d'interface agencés symétriquement par rapport à un réseau de pixels. Une paire des circuits de lecture est connectée électriquement à deux côtés du réseau de pixels, respectivement. Le circuit de sélection de canal et le circuit de lecture sur un même côté du réseau de pixels sont électriquement connectés l'un à l'autre. Le circuit d'interface et le circuit de sélection de canal sur un même côté du réseau de pixels sont électriquement connectés l'un à l'autre. Par conséquent, les circuits sur les deux côtés du réseau de pixels sont sensiblement symétriques, et le centre du réseau de pixels est aligné sur celui de la puce entière, facilitant la mise en boîtier ultérieure et les applications, réduisant les tailles de circuits tels que les PGA et les ADC situés de chaque côté du réseau de pixels, et surmontant un problème dans lequel les hauteurs de circuits tels que les PGA et les ADC ne peuvent pas dépasser la hauteur d'un réseau de pixels, ce qui permet d'obtenir des capacités limitées des circuits tels que les PGA et les ADC dans l'état de la technique.
(ZH) 本发明公开了一种全画幅图像传感器系统,通过以像素阵列为中心,在像素阵列两侧分别对称设置有读出电路、通道选择电路、接口电路;成对的读出电路分别从像素阵列两侧与像素阵列相电连;在像素阵列的同一侧的通道选择电路与读出电路相电连;在像素阵列的同一侧的接口电路与通道选择电路相电连,从而使得像素阵列左右两侧电路基本对称,使得像素阵列的中心与整个芯片的中心几乎重合,为后续封装和应用带来方便,还降低了对单侧的PGA、ADC等电路的尺寸,克服了PGA、ADC等电路的高度不能超过像素阵列高度的限制下无法增加PGA、ADC等电路的容量的问题。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)