WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Options
Query Language
Stem
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018108288) PHASE INTERPOLATOR AND INTERPOLATING METHOD
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/108288 International Application No.: PCT/EP2016/081419
Publication Date: 21.06.2018 International Filing Date: 16.12.2016
IPC:
H03L 7/081 (2006.01) ,H04L 7/00 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
L
AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7
Automatic control of frequency or phase; Synchronisation
06
using a reference signal applied to a frequency- or phase-locked loop
08
Details of the phase-locked loop
081
provided with an additional controlled phase shifter
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
L
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7
Arrangements for synchronising receiver with transmitter
Applicants: JAKOBSSON, Anders[SE/SE]; SE (US)
HUAWEI TECHNOLOGIES CO., LTD.[CN/CN]; Huawei Administration Building Bantian Longgang District Shenzhen, Guangdong 518129, CN
Inventors: JAKOBSSON, Anders; SE
Agent: KREUZ, Georg; DE
Priority Data:
Title (EN) PHASE INTERPOLATOR AND INTERPOLATING METHOD
(FR) INTERPOLATEUR DE PHASE ET PROCÉDÉ D'INTERPOLATION
Abstract:
(EN) A phase interpolator (100) to receive a first and a second input clock (110, 120) with a first and a second input clock edge (111, 121) comprises an interpolating circuit unit comprising: resistors (153a, 153b) in parallel; for each resistor (153a, 153b), a connecting switch (157a, 157b) to connect and disconnect, as operated in accordance with one of the first and the second input clocks (110, 120), the resistor (157a, 157b) to and from a first supply line; and a capacitor (161) in series with the resistors (153a, 153b). The phase interpolator (100) allow controlling a partial group of the connecting switches (157a) to be operated in accordance with the first input clock (110), and controlling the rest of the connecting switches (157b) to be operated in accordance with the second input clock (120); and determine the output clock (130) of the phase interpolator (100) on the basis of an output signal (170) of the interpolating circuit unit (150), defined by the voltage over the capacitor (161) after the second input clock edge (121).
(FR) La présente invention concerne un interpolateur de phase (100) destiné à recevoir une première et une seconde horloge d'entrée (110, 120) ayant un premier et un second front d'horloge d'entrée (111, 121) qui comporte une unité de circuit d'interpolation comprenant : des résistances (153a, 153b) en parallèle ; pour chaque résistance (153a, 153b), un commutateur de connexion (157a, 157b), actionné en fonction de la première ou de la seconde horloge d'entrée (110, 120), permettant de connecter la résistance (157a, 157b) à une première ligne d'alimentation ou de déconnecter la résistance (157a, 157b) de la première ligne d'alimentation ; et un condensateur (161) en série avec les résistances (153a, 153b). L'interpolateur de phase (100) permet de commander un groupe partiel des commutateurs de connexion (157a) devant être actionnés en fonction de la première horloge d'entrée (110), et de commander le reste des commutateurs de connexion (157b) devant être actionnés en fonction de la seconde horloge d'entrée (120) ; et déterminer l'horloge de sortie (130) de l'interpolateur de phase (100) sur la base d'un signal de sortie (170) de l'unité de circuit d'interpolation (150), défini par la tension sur le condensateur (161) après le second front d'horloge d'entrée (121).
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)