Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018103500) SERIAL PULSE GENERATION CIRCUIT AND CHARGING DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/103500 International Application No.: PCT/CN2017/110499
Publication Date: 14.06.2018 International Filing Date: 10.11.2017
IPC:
H02J 7/04 (2006.01)
H ELECTRICITY
02
GENERATION, CONVERSION, OR DISTRIBUTION OF ELECTRIC POWER
J
CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
7
Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
02
for charging batteries from ac mains by converters
04
Regulation of the charging current or voltage
Applicants:
比亚迪股份有限公司 BYD COMPANY LIMITED [CN/CN]; 中国广东省深圳市 坪山新区比亚迪路3009号 No.3009, BYD Road, Pingshan Shenzhen, Guangdong 518118, CN
Inventors:
王文情 WANG, Wenqing; CN
蒋幸福 JIANG, Xingfu; CN
Agent:
北京清亦华知识产权代理事务所(普通合伙) TSINGYIHUA INTELLECTUAL PROPERTY LLC; 中国北京市 海淀区清华园清华大学照澜院商业楼301室 Room 301, Trade Building, Zhaolanyuan Tsinghua University, Qinghuayuan, Haidian District Beijing 100084, CN
Priority Data:
201611130269709.12.2016CN
Title (EN) SERIAL PULSE GENERATION CIRCUIT AND CHARGING DEVICE
(FR) CIRCUIT DE GÉNÉRATION D'IMPULSIONS EN SÉRIE ET DISPOSITIF DE CHARGE
(ZH) 串行脉冲产生电路及充电装置
Abstract:
(EN) Disclosed in the present invention are a serial pulse generation circuit and a charging device. The circuit comprises: a receiving terminal for receiving a request voltage signal output by an apparatus to be charged; a parallel conversion module connected to the receiving terminal, wherein the parallel conversion module is used for generating N paths of parallel digital signals corresponding to the request voltage signal according to the request voltage signal; and a serial pulse generation module connected to the parallel conversion module, wherein the serial pulse generation module is used for carrying out frequency division on a clock signal according to the state of each path of digital signals so as to generate a pulse signal with a corresponding pulse width, and controlling successive output of pulse signals corresponding to the N paths of parallel digital signals so as to output a serial pulse signal corresponding to the request voltage signal. Thus, the serial pulse generation circuit in an embodiment of the present invention uses a high-precision clock signal to generate a serial pulse signal corresponding to a request voltage signal, thereby improving the time precision of signal output and effectively reducing the chip area.
(FR) La présente invention concerne un circuit de génération d'impulsions en série et un dispositif de charge. Le circuit comprend : une borne de réception servant à recevoir un signal de demande de tension fourni par un appareil devant être chargé ; un module de conversion parallèle connecté à la borne de réception, le module de conversion en parallèle étant utilisé pour générer N chemins de signaux numériques parallèles correspondant au signal de demande de tension, conformément au signal de demande de tension ; et un module de génération d'impulsions en série connecté au module de conversion en parallèle, le module de génération d'impulsions en série servant à mettre en oeuvre une division de fréquence sur un signal d'horloge en fonction de l'état de chaque chemin de signaux numériques afin de générer un signal d'impulsion présentant une largeur d'impulsion correspondante, et à commander la production successive de signaux d'impulsion correspondant aux N chemins de signaux numériques parallèles, de manière à produire un signal d'impulsions en série correspondant au signal de demande de tension. Le circuit de génération d'impulsions en série, dans un mode de réalisation de la présente invention, utilise ainsi un signal d'horloge de haute précision pour générer un signal d'impulsions en série correspondant à un signal de demande de tension, ce qui permet d'améliorer la précision temporelle du signal de sortie et de réduire efficacement la surface de puce.
(ZH) 本发明公开了一种串行脉冲产生电路及充电装置,该电路包括:接收端,其用于接收待充电设备输出的请求电压信号;并行转换模块,其与接收端相连,并行转换模块用于根据请求电压信号生成与请求电压信号对应的N路并行数字信号;串行脉冲生成模块,其与并行转换模块相连,串行脉冲生成模块用于根据每路数字信号的状态对时钟信号进行分频以生成对应脉冲宽度的脉冲信号,并控制N路并行数字信号对应的脉冲信号依次输出以输出与请求电压信号对应的串行脉冲信号。由此,本发明实施例的串行脉冲产生电路利用高精度时钟信号生成与请求电压信号对应的串行脉冲信号,提升了信号输出的时间精度,且有效减小了芯片面积。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)