WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018081010) REDUCING TRANSMITTER ENCODING JITTER IN A C-PHY INTERFACE USING MULTIPLE CLOCK PHASES TO LAUNCH SYMBOLS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/081010    International Application No.:    PCT/US2017/057900
Publication Date: 03.05.2018 International Filing Date: 23.10.2017
IPC:
H04L 25/14 (2006.01), H04L 7/00 (2006.01), G06F 13/42 (2006.01), H04L 25/49 (2006.01), H04L 25/02 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventors: SEJPAL, Dhaval; (US).
CHOU, Shih-Wei; (US).
LEE, Chulkyu; (US).
KWON, Ohjoon; (US).
WILEY, George Alan; (US)
Agent: SMYTH, Anthony; (US)
Priority Data:
15/332,756 24.10.2016 US
Title (EN) REDUCING TRANSMITTER ENCODING JITTER IN A C-PHY INTERFACE USING MULTIPLE CLOCK PHASES TO LAUNCH SYMBOLS
(FR) RÉDUCTION DE GIGUE DE CODAGE D'ÉMETTEUR DANS UNE INTERFACE DE TYPE C-PHY À L'AIDE D'UNE MULTITUDE DE PHASES D'HORLOGE PERMETTANT DE LANCER DES SYMBOLES
Abstract: front page image
(EN)Apparatus, systems and methods for error detection in transmissions on a multi-wire interface are disclosed. One method includes providing a plurality of launch clock signals, including launch clock signals having a different phase shifts, determining a type of transition in signaling state that will occur on each wire of the 3-wire interface at a boundary between two consecutively transmitted symbols, and selecting one of the plurality of launch clock signals to initiate the transition of signaling state on each wire of the 3-phase interface. Selecting one of the plurality of launch clock signals may include selecting a first launch clock signal when the transition in signaling state terminates at an undriven state, and selecting a second launch clock signal when the transition in signaling state begins at an undriven state. An edge in the first launch clock signal may occur before a corresponding edge in the second launch clock signal.
(FR)L'invention concerne un appareil, des systèmes et des procédés de détection d'erreur lors des transmissions sur une interface multifilaire. Un procédé consiste : à fournir une pluralité de signaux d'horloge de lancement, comprenant des signaux d'horloge de lancement présentant des différents déphasages ; à déterminer un type de passage dans un état de signalisation, lequel va se produire sur chaque fil de l'interface trifilaire à une limite entre deux symboles transmis de manière consécutive ; et à sélectionner un signal, parmi la pluralité de signaux d'horloge de lancement, pour initier le passage de l'état de signalisation sur chaque fil de l'interface triphasée. La sélection d'un signal, parmi la pluralité de signaux d'horloge de lancement, peut comprendre la sélection d'un premier signal d'horloge de lancement lorsque le passage dans l'état de signalisation se termine dans un état non piloté et la sélection d'un deuxième signal d'horloge de lancement lorsque le passage dans l'état de signalisation commence à un état non piloté. Un flanc peut se produire dans le premier signal d'horloge de lancement avant qu'un flanc correspondant puisse se produire dans le deuxième signal d'horloge de lancement.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)