WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Query Language
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/066255 International Application No.: PCT/JP2017/030348
Publication Date: 12.04.2018 International Filing Date: 24.08.2017
G06F 13/38 (2006.01)
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
Information transfer, e.g. on bus
Applicants: FUJI ELECTRIC CO., LTD.[JP/JP]; 1-1, Tanabeshinden, Kawasaki-ku, Kawasaki-shi, Kanagawa 2109530, JP
Inventors: AKAHANE, Masashi; JP
Agent: HOSHINO, Hiroshi; JP
Priority Data:
(JA) 集積回路装置
(EN) The purpose of the present invention is to provide an integrated circuit device which has a simple configuration, with which it is possible to simply switch, from an external control device side, an operating mode of a circuit device main body. Provided is an integrated circuit device, comprising: a circuit device main body which executes a prescribed processing function; a communication control circuit which carries out data communication with an external control device; and an operating mode determination circuit which determines an operating mode of the circuit device main body to be either a normal mode in which the processing function is executed or a debug mode in which an execution condition of the processing function is set. In particular, the operating mode determination circuit operates in accordance with an internal clock, and generates an operating mode output value, which determines the operating mode of the circuit device main body, in accordance with a logic state of one specified communication signal which is data communicated with the control device after canceling a reset operation which is performed by a reset circuit.
(FR) Le but de la présente invention est de fournir un dispositif de circuit intégré qui a une configuration simple, avec lequel il est possible de commuter simplement, à partir d'un côté de dispositif de commande externe, un mode de fonctionnement d'un corps principal de dispositif de circuit. L'invention concerne un dispositif de circuit intégré, comprenant : un corps principal de dispositif de circuit qui exécute une fonction de traitement prescrite; un circuit de commande de communication qui réalise une communication de données avec un dispositif de commande externe; et un circuit de détermination de mode de fonctionnement qui détermine un mode de fonctionnement du corps principal de dispositif de circuit pour être soit un mode normal dans lequel la fonction de traitement est exécutée ou un mode de débogage dans lequel une condition d'exécution de la fonction de traitement est réglée. En particulier, le circuit de détermination de mode de fonctionnement fonctionne conformément à une horloge interne, et génère une valeur de sortie de mode de fonctionnement, qui détermine le mode de fonctionnement du corps principal de dispositif de circuit, en fonction d'un état logique d'un signal de communication spécifié qui est des données communiquées avec le dispositif de commande après annulation d'une opération de réinitialisation qui est effectuée par un circuit de réinitialisation.
(JA) 回路装置本体の動作モードを、外部の制御装置側から簡易に切り替えることを可能にした簡易な構成の集積回路装置を提供する。所定の処理機能を実行する回路装置本体と、外部の制御装置との間でデータ通信する通信制御回路と、前記回路装置本体の動作モードを、前記処理機能を実行する通常モードまたは前記処理機能の実行条件を設定するデバッグモードに択一的に決定する動作モード決定回路とを備える。特に前記動作モード決定回路は、内部クロックに従って動作し、リセット回路によるリセット動作の解除後に前記制御装置との間でデータ通信される特定の1つの通信信号の論理状態に従って回路装置本体の動作モードを決定する動作モード出力値を生成することを特徴とする。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)