WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018063762) SUPPRESSION OF SURFACE WAVES IN PRINTED CIRCUIT BOARD-BASED PHASED-ARRAY ANTENNAS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/063762    International Application No.:    PCT/US2017/050376
Publication Date: 05.04.2018 International Filing Date: 07.09.2017
Chapter 2 Demand Filed:    24.01.2018    
IPC:
H01Q 21/24 (2006.01), H01Q 15/00 (2006.01), H01Q 21/00 (2006.01)
Applicants: GOOGLE LLC [US/US]; 1600 Amphitheatre Parkway Mountain View, CA 94043 (US)
Inventors: FELDMAN, Arnold; (US).
NOUJEIM, Leesa Marie; (US).
BUCKLEY, Michael J.; (US)
Agent: KRUEGER, Brett A.; (US).
BOULT WADE TENNANT; 70 Grays Inn Road London WC1X 8BT (GB)
Priority Data:
15/277,149 27.09.2016 US
Title (EN) SUPPRESSION OF SURFACE WAVES IN PRINTED CIRCUIT BOARD-BASED PHASED-ARRAY ANTENNAS
(FR) SUPPRESSION D'ONDES DE SURFACE DANS DES ANTENNES RÉSEAU À COMMANDE DE PHASE BASÉES SUR UNE CARTE DE CIRCUIT IMPRIMÉ
Abstract: front page image
(EN)A phased-array antenna includes an antenna layer (300) of a stacked printed circuit board (200, 200a-b), a ground plane layer (210b) of the stacked printed circuit board spaced apart from the antenna layer, and a first dielectric layer (212a) of the stacked printed circuit board disposed between and in opposed contact with the antenna layer and the ground plane layer. The antenna layer includes an associated metal patch pattern defined by a series of slots (302, 402). The phased-array antenna includes a series of ground vias (320) extending between top and bottom ends (204, 206) of the stacked printed circuit board. The ground vias are configured to suppress surface waves (12) propagating across the stacked printed circuit board.
(FR)Une antenne réseau à commande de phase comprend une couche d'antenne (300) d'une carte de circuit imprimé empilée (200, 200a-b), une couche de plan de masse (210b) de la carte de circuit imprimé empilée espacée de la couche d'antenne, et une première couche diélectrique (212a) de la carte de circuit imprimé empilée disposée entre et en contact opposé avec la couche d'antenne et la couche de plan de masse. La couche d'antenne comprend un motif patch métallique associé défini par une série de fentes (302, 402). L'antenne réseau à commande de phase comprend une série de trous d'interconnexion de masse (320) s'étendant entre des extrémités supérieure et inférieure (204, 206) de la carte de circuit imprimé empilée. Les trous d'interconnexion de masse sont configurés pour supprimer des ondes de surface (12) se propageant à travers la carte de circuit imprimé empilée.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)