WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018063536) EFFICIENT HUFFMAN DECODER IMPROVEMENTS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/063536 International Application No.: PCT/US2017/046760
Publication Date: 05.04.2018 International Filing Date: 14.08.2017
IPC:
H03M 7/40 (2006.01) ,H03M 7/30 (2006.01)
Applicants: INTEL CORPORATION[US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventors: SATPATHY, Sudhir K.; US
MATHEW, Sanu K.; US
SURESH, Vikram B.; US
Agent: O'ROURKE, Robert B.; US
Priority Data:
15/280,82729.09.2016US
Title (EN) EFFICIENT HUFFMAN DECODER IMPROVEMENTS
(FR) AMÉLIORATIONS EFFICACES DE DÉCODEUR DE HUFFMAN
Abstract: front page image
(EN) An apparatus including a Huffman decoder circuit is described. In a first embodiment, the Huffman decoder circuit includes a register file with simultaneous parallel load capability. The register file is to keep multiple copies of same decoded values in different entries of the register file. The different entries are to be addressed by respective addresses having a same leading edge encoded symbol. The parallel load capability is to simultaneously load a same decoded value for those register file addresses having a same leading edge encoded symbol. In a second embodiment, the Huffman decoder circuit includes a CAM circuit coupled to a register file, wherein respective match lines of the CAM circuit are coupled to respective entries of the register file. The CAM circuit is to keep encoded symbols. The register file is to keep decoded values of the encoded symbols.
(FR) L'invention concerne un appareil comprenant un circuit décodeur de Huffman. Dans un premier mode de réalisation, le circuit décodeur de Huffman comprend un fichier de registre qui possède une capacité de charge parallèle simultanée. Le fichier de registre est destiné à conserver une pluralité de copies de mêmes valeurs décodées dans différentes entrées du fichier de registre. Les différentes entrées doivent être adressées par des adresses respectives ayant un même symbole codé de bord avant. La capacité de charge parallèle consiste à charger simultanément une même valeur décodée pour ces adresses de fichier de registre ayant un même symbole codé de bord avant. Dans un deuxième mode de réalisation, le circuit décodeur de Huffman comprend un circuit CAM connecté à un fichier de registre. Des lignes de correspondance respectives du circuit CAM sont connectées à des entrées respectives du fichier de registre. Le circuit CAM sert à conserver des symboles codés. Le fichier de registre sert à conserver des valeurs décodées des symboles codés.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)