WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018063223) MODULATION CIRCUITRY WITH N.5 DIVISION
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/063223    International Application No.:    PCT/US2016/054367
Publication Date: 05.04.2018 International Filing Date: 29.09.2016
IPC:
H03B 19/12 (2006.01), H03C 3/09 (2006.01), H03C 5/00 (2006.01), H03M 1/86 (2006.01), H04B 1/04 (2006.01)
Applicants: INTEL IP CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventors: PALASKAS, Georgios Yorgos; (US).
MADOGLIO, Paolo; (US).
FRIEDRICH, Dirk; (DE)
Agent: ESCHWEILER, Thomas G.; (US)
Priority Data:
Title (EN) MODULATION CIRCUITRY WITH N.5 DIVISION
(FR) CIRCUIT DE MODULATION À DIVISION PAR N.5
Abstract: front page image
(EN)Modulation circuitry is configured to generate a phase modulated signal having an output frequency that corresponds to a local oscillator (LO) signal divided by N.5. A phase locked loop (PLL) is configured to generate an LO signal having a frequency that is N.5 times the output frequency. Pulse circuitry configured to generate, based at least on a value of N, an edge signal including a pulse aligned with a positive edge of the LO signal and a pulse aligned with a negative edge of the LO signal. The edge signal is used to generate the phase modulated signal.
(FR)Selon l'invention, des circuits de modulation sont configurés de façon à générer un signal modulé en phase ayant une fréquence de sortie qui correspond à un signal d'oscillateur local (LO) divisé par N.5, et une boucle à verrouillage de phase (PLL) est configurée de façon à générer un signal LO ayant une fréquence égale à N.5 fois la fréquence de sortie. Des circuits d'impulsions sont configurés de façon à générer, sur la base au moins d'une valeur de N, un signal de bord comprenant une impulsion alignée sur un bord positif du signal LO et une impulsion alignée sur un bord négatif du signal LO. Le signal de bord est utilisé de manière à générer le signal modulé en phase.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)