Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018054060) PROCESSOR AND BOOTLOADER PROGRAM UPDATE METHOD, AND STORAGE MEDIUM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/054060 International Application No.: PCT/CN2017/082607
Publication Date: 29.03.2018 International Filing Date: 28.04.2017
IPC:
G06F 9/445 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
9
Arrangements for programme control, e.g. control unit
06
using stored programme, i.e. using internal store of processing equipment to receive and retain programme
44
Arrangements for executing specific programmes
445
Programme loading or initiating
Applicants:
深圳市中兴微电子技术有限公司 SANECHIPS TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 南山区西丽街道留仙大道中兴工业园 ZTE Industrial Park, Liuxian Avenue Xili Street, Nanshan District Shenzhen, Guangdong 518055, CN
Inventors:
周欣 ZHOU, Xin; CN
周俊 ZHOU, Jun; CN
Agent:
北京派特恩知识产权代理有限公司 CHINA PAT INTELLECTUAL PROPERTY OFFICE; 中国北京市 海淀区海淀南路21号中关村知识产权大厦B座2层 2nd Floor, Zhongguancun Intellectual Property Building Block B, No.21 Haidian South Road, Haidian Beijing 100080, CN
Priority Data:
201610851750.926.09.2016CN
Title (EN) PROCESSOR AND BOOTLOADER PROGRAM UPDATE METHOD, AND STORAGE MEDIUM
(FR) PROCESSEUR ET PROCÉDÉ DE MISE À JOUR DE PROGRAMME DE CHARGEUR D'AMORÇAGE, ET SUPPORT DE STOCKAGE
(ZH) 一种处理器及BootLoader程序的更新方法、存储介质
Abstract:
(EN) An embodiment of the present invention discloses a processor, comprising: a processor core; a controller; and a non-volatile memory. The processor core is configured to send an erase instruction signal to the controller to erase a first bootloader program in the non-volatile memory, and further configured to receive a state signal from the controller, the state signal being for indicating that the non-volatile memory is currently in a writable state; the state signal is responded to and a second bootloader program is written to the non-volatile memory. The controller is configured to respond to the erase instruction signal and detect whether erasure of the first bootloader program has been completed. Upon detecting that the first bootloader program has been completely erased, the state signal is generated and sent to the processor core. The embodiment of the present invention also discloses a bootloader program update method and a storage medium.
(FR) Un mode de réalisation de la présente invention concerne un processeur, comprenant : un cœur de processeur ; un dispositif de commande ; et une mémoire non volatile. Le cœur de processeur est configuré pour envoyer un signal d'instruction d'effacement au dispositif de commande pour effacer un premier programme de chargeur d'amorçage dans la mémoire non volatile, et est configuré en outre pour recevoir un signal d'état en provenance du dispositif de commande, le signal d'état étant destiné à indiquer que la mémoire non volatile est actuellement dans un état inscriptible ; le signal d'état a reçu une réponse et un second programme de chargeur d'amorçage est écrit dans la mémoire non volatile. Le dispositif de commande est configuré pour répondre au signal d'instruction d'effacement et détecter si l'effacement du premier programme de chargeur d'amorçage a été achevé. Lorsqu'il est détecté que le premier programme de chargeur d'amorçage a été complètement effacé, le signal d'état est généré et envoyé au cœur de processeur. Le mode de réalisation de la présente invention concerne également un procédé de mise à jour de programme de chargeur d'amorçage et un support de stockage.
(ZH) 本发明实施例公开了一种处理器,包括:处理器核心、控制器以及非易失性存储器,处理器核心,配置为向控制器发送擦除指示信号,并擦除非易失性存储器中的第一启动装载BootLoader程序;还配置为接收来自控制器的状态信号,状态信号用于指示非易失性存储器当前处于可写入状态;响应状态信号,将第二BootLoader程序写入非易失性存储器;控制器,配置为响应擦除指示信号,监测第一BootLoader程序是否擦除完成;当监测到第一BootLoader程序擦除完成后,生成状态信号;向处理器核心发送状态信号。本发明实施例同时公开了一种启动装载BootLoader程序的更新方法、存储介质。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)