WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018052526) SYSTEMS AND METHODS FOR MEASURING ISOLATION RESISTANCE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/052526    International Application No.:    PCT/US2017/042925
Publication Date: 22.03.2018 International Filing Date: 19.07.2017
IPC:
G01R 27/02 (2006.01), H01M 10/48 (2006.01), G01R 31/02 (2006.01)
Applicants: JOHNSON CONTROLS TECHNOLOGY COMPANY [US/US]; 5757 North Green Bay Avenue Milwaukee, Wisconsin 53209 (US)
Inventors: DULLE, Ronald J.; (US).
JOHNSON, Mark R.; (US)
Agent: GUERRERO, Jason M.; (US).
POWELL, W. Allen; (US).
FLETCHER, Michael G.; (US).
MANWARE, Robert A.; (US).
YODER, Patrick S.; (US).
RARIDEN, John M.; (US).
SWANSON, Tait R.; (US).
SINCLAIR, JR., Steven J.; (US).
DOOLEY, Matthew C.; (US).
OSTERHAUS, Matthew G.; (US).
HENWOOD, Matthew C.; (US).
KANTOR, Andrew L.; (US)
Priority Data:
15/265,580 14.09.2016 US
Title (EN) SYSTEMS AND METHODS FOR MEASURING ISOLATION RESISTANCE
(FR) SYSTÈMES ET PROCÉDÉS POUR MESURER UNE RÉSISTANCE D'ISOLEMENT
Abstract: front page image
(EN)An energy storage system may include battery packs, such that one terminal of the battery packs is electrically coupled to a resistor representative of an isolation resistance of the battery system. The system may include a semiconductor relay switch, a plurality of resistors configured to electrically couple to the battery packs via the semiconductor relay switch, a gain field-effect transistor (FET) configured to electrically short at least one resistor of the plurality of resistors, and a control system. The control system may send a first command to the semiconductor switch to close, acquire a first voltage waveform, send a second command to the semiconductor switch to open, send a third command to the gain FET to close, send a fourth command to the semiconductor switch to close, acquire a second voltage waveform, and determine the isolation resistance based on the first voltage waveform and the second voltage waveform.
(FR)La présente invention concerne un système de stockage d'énergie qui peut comprendre des blocs-batteries, de telle sorte qu'une borne des blocs-batteries soit électriquement couplée à une résistance représentative d'une résistance d'isolement du système de batterie. Le système peut comprendre un commutateur relais à semi-conducteur, une pluralité de résistances configurées pour se coupler électriquement aux blocs-batteries par l'intermédiaire du commutateur relais à semi-conducteur, un transistor à effet de champ (FET) à gain configuré pour court-circuiter électriquement au moins une résistance parmi la pluralité de résistances, et un système de commande. Le système de commande peut envoyer une première instruction au commutateur à semi-conducteur pour se fermer, acquérir une première forme d'onde de tension, envoyer une deuxième instruction au commutateur à semi-conducteur pour s'ouvrir, envoyer une troisième instruction au transistor à effet de champ à gain pour se fermer, envoyer une quatrième instruction au commutateur à semi-conducteur pour se fermer, acquérir une seconde forme d'onde de tension, et déterminer la résistance d'isolement en fonction de la première forme d'onde de tension et de la seconde forme d'onde de tension.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)