WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018051943) DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/051943    International Application No.:    PCT/JP2017/032656
Publication Date: 22.03.2018 International Filing Date: 11.09.2017
IPC:
G09G 3/36 (2006.01), G02F 1/133 (2006.01), G09G 3/20 (2006.01)
Applicants: SHARP KABUSHIKI KAISHA [JP/JP]; 1 Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522 (JP)
Inventors: KANDA Keisuke; (--).
SUGIYAMA Hiroaki; (--).
SEKIDO Satoshi; (--)
Agent: KAWAKAMI Keiko; (JP).
MATSUYAMA Takao; (JP)
Priority Data:
2016-178675 13.09.2016 JP
Title (EN) DISPLAY DEVICE
(FR) DISPOSITIF D'AFFICHAGE
(JA) 表示装置
Abstract: front page image
(EN)A display device in which at least part of a circuit element constituting gate drivers is disposed in a display area, wherein an operation can be performed in two scanning modes, namely, a first scanning mode in which a plurality of gate lines are driven sequentially in a first direction, and a second scanning mode in which the plurality of gate lines are driven sequentially in a second direction, which is opposite to the first direction, and display abnormalities can be detected in both scanning modes using a feedback signal. The display device includes a timing controller 42 that outputs a start pulse for controlling the driving timing of the plurality of gate lines and that receives a feedback signal when one driving cycle of the plurality of gate lines has finished. The display device further includes: a level shifter 43 that generates a gate-line selection signal by stepping up a power supply voltage to a predetermined voltage; and level-down circuits 44 that generate a feedback signal by stepping down the selection signal when the selection signal is supplied to the gate line that is driven last among the plurality of gate lines in each of the first scanning mode and the second scanning mode.
(FR)L’invention concerne un dispositif d'affichage dans lequel au moins une partie d'un élément de circuit constituant des pilotes de grille est disposée dans une zone d'affichage, une opération pouvant être effectuée dans deux modes de balayage, notamment un premier mode de balayage dans lequel une pluralité de lignes de grille sont commandées séquentiellement dans une première direction et un second mode de balayage dans lequel la pluralité de lignes de grille sont commandées séquentiellement dans une seconde direction qui est opposée à la première direction, des anomalies d'affichage pouvant être détectées dans les deux modes de balayage à l'aide d'un signal de rétroaction. Le dispositif d'affichage comprend une unité de commande de synchronisation (42) qui génère une impulsion de démarrage permettant de contrôler la synchronisation de commande de la pluralité de lignes de grille et qui reçoit un signal de rétroaction lorsqu'un cycle de commande de la pluralité de lignes de grille est terminé. Le dispositif d'affichage comprend également : un dispositif de décalage de niveau (43) qui génère un signal de sélection de ligne de grille en élevant une tension d'alimentation électrique à une tension prédéterminée ; et des circuits d'abaissement de niveau qui génèrent un signal de rétroaction en abaissant le signal de sélection lorsque le signal de sélection est fourni à la ligne de grille qui est commandée en dernier parmi la pluralité de lignes de grille dans le premier et le second mode de balayage.
(JA)ゲートドライバを構成する回路素子の少なくとも一部が、表示領域内に配置された表示装置において、複数のゲート線を第1の方向に順次駆動する第1走査モードと、前記第1の方向とは逆の第2の方向に順次駆動する第2走査モードとの2つの走査モードによる動作を可能とし、帰還信号による表示異常の検知を両走査モードにて可能とする。表示装置は、複数のゲート線の駆動タイミングを制御するスタートパルスを出力すると共に、前記複数のゲート線の1周期の駆動が終了した際に帰還信号を受信する、タイミングコントローラ42を有する。前記表示装置はさらに、電源電圧を所定の電圧まで昇圧してゲート線の選択信号を生成するレベルシフタ43と、第1走査モードおよび第2走査モードのそれぞれにおいて、複数のゲート線のうち、最後に駆動されるゲート線に選択信号が供給されたとき、当該選択信号を降圧して帰還信号を生成するレベルダウン回路44とを備える。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)