WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018051086) DC-DC CONVERTERS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/051086    International Application No.:    PCT/GB2017/052700
Publication Date: 22.03.2018 International Filing Date: 13.09.2017
IPC:
H02M 3/156 (2006.01), H02M 1/00 (2006.01)
Applicants: NORDIC SEMICONDUCTOR ASA [NO/NO]; Otto Nielsens veg 12 7052 Trondheim (NO).
SAMUELS, Adrian James [GB/GB]; (GB) (MG only)
Inventors: HALLIKAINEN, Samuli Antti; (NO)
Agent: DEHNS; St Bride's House 10 Salisbury Square London Greater London EC4Y 8JD (GB)
Priority Data:
1615640.8 14.09.2016 GB
Title (EN) DC-DC CONVERTERS
(FR) CONVERTISSEURS CC/CC
Abstract: front page image
(EN)A voltage reducing circuit 102 comprises a power switch circuit portion 105 comprising a high-side 128 and low-side 130 field-effect-transistors connected at a switch mode 138. The power switch circuit portion has an on-state wherein the high-side transistor is enabled and the low-side transistor is disabled and, vice versa, an off-state. An energy storage circuit portion 106) comprising an inductor (32) connected to the switch node is arranged to provide an output voltage (136). A timer (180) determines a falltime duration required for the output voltage to fall to a threshold value. A controller (107) switches the voltage reducing circuit between a first mode of operation in which a periodic pulse width modulated drive signal is applied to the high-side and low-side field-effect-transistors; and a second mode of operation in which a pulse is applied to the high-side and low-side field-effect- transistors only if the output voltage reaches the threshold value.
(FR)L’invention concerne un circuit réducteur de tension (102) qui comprend une partie de circuit commutateur de puissance (105) comprenant des transistors à effet de champ de côté haut (128) et de côté bas (130) connectés à un mode de commutateur (138). La partie de circuit commutateur de puissance a un état actif dans lequel le transistor de côté haut est activé et le transistor de côté bas est désactivé et, inversement, un état inactif. Une partie de circuit accumulateur d’énergie (106) comprenant une inductance (32) connectée au nœud commutateur est agencée pour appliquer une tension de sortie (136). Un temporiseur (180) détermine une durée de temps de chute requise pour que la tension descende jusqu’à une valeur de seuil. Un contrôleur (107) commute le circuit réducteur de tension entre un premier mode de commande dans lequel un signal d’attaque à modulation d’impulsions en durée périodiques est appliqué aux transistors à effet de champ de côté haut et de côté bas ; et un deuxième mode de commande dans lequel une impulsion n’est appliquée aux transistors à effet de champ de côté haut et de côté bas que si la tension de sortie atteint la valeur de seuil.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)