WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
PATENTSCOPE will be unavailable a few hours for maintenance reason on Saturday 18.08.2018 at 9:00 AM CEST
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018050638) MULTI-SEMICONDUCTOR SOLID STATE POWER CONTROLLERS AND METHOD FOR MANAGING INDUCTIVE SWITCHING TRANSIENTS THEREOF
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/050638 International Application No.: PCT/EP2017/072892
Publication Date: 22.03.2018 International Filing Date: 12.09.2017
IPC:
H02H 7/22 (2006.01) ,H02H 9/00 (2006.01) ,H03K 17/081 (2006.01)
Applicants: GE AVIATION SYSTEMS LIMITED[GB/GB]; Cheltenham Road Bishops Cleeve Cheltenham Gloucestershire GL52 8SF, GB
Inventors: HANDY, Peter James; GB
TYLER, Peter Michael; GB
MAYES, Julian Peter; GB
Agent: WILLIAMS, Andrew; GB
Priority Data:
1615536.813.09.2016GB
Title (EN) MULTI-SEMICONDUCTOR SOLID STATE POWER CONTROLLERS AND METHOD FOR MANAGING INDUCTIVE SWITCHING TRANSIENTS THEREOF
(FR) RÉGULATEURS DE PUISSANCE À SEMI-CONDUCTEURS COMPORTANT DE MULTIPLES SEMI-CONDUCTEURS ET PROCÉDÉ DE GESTION DE TRANSITOIRES DE COMMUTATION INDUCTIVE ASSOCIÉS
Abstract: front page image
(EN) Provided is a method and system that includes a direct current solid state power controller 100 that includes a plurality of switching devices 120 connected in parallel for performing switching, one or more main transient voltage suppressors (TVSs) 130 to perform voltage clamping, a plurality of parasitic inductances 134a-d each connected in series with a switching device of the plurality of switching devices, and a plurality of local TVSs 136a, b, each connected in parallel with a series connection of a switching device and at least one parasitic inductor of the plurality of parasitic inductances, to dissipate energy stored within the at least one parasitic inductor of the plurality of parasitic inductances.
(FR) L'invention concerne un procédé et un système qui comprennent un régulateur de puissance (100) à semi-conducteurs de courant continu qui comprend une pluralité de dispositifs de commutation (120) connectés en parallèle pour effectuer une commutation, un ou plusieurs suppresseurs de tension transitoire (TVS) (130) principaux pour effectuer un calage de tension, une pluralité d'inductances parasites (134a-d), chacune connectée en série à un dispositif de commutation de la pluralité de dispositifs de commutation, et une pluralité de TVS locaux (136a, b), chacun connectés en parallèle avec une connexion en série d'un dispositif de commutation et au moins une bobine inductance parasite de la pluralité d'inductances parasites, pour dissiper l'énergie accumulée à l'intérieur de ladite bobine d'induction parasite de la pluralité d'inductances parasites.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)