WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018032644) BANDWIDTH MODULATION DOMAIN MEASUREMENT SYSTEM AND METHOD THEREFOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/032644    International Application No.:    PCT/CN2016/107460
Publication Date: 22.02.2018 International Filing Date: 28.11.2016
IPC:
G01R 23/175 (2006.01)
Applicants: THE 41ST INSTITUTE OF CHINA ELECTRONIC TECHNOLOGY GROUP CORPORATION [CN/CN]; DU, Nianwen No. 98, Xiangjiang Road Economic & Technological Development Zone Qingdao, Shandong 266555 (CN)
Inventors: DU, Nianwen; (CN).
ZHU, Wei; (CN).
LIU, Qiang; (CN).
BAI, Yirong; (CN).
DING, Jiandong; (CN)
Agent: BEIJING KEYI INTELLECTUAL PROPERTY FIRM; TANG, Dongfeng Hejingyuan No.1-2-502, Jimenli, Hai Dian District Beijing 100088 (CN)
Priority Data:
201610723387.2 17.08.2016 CN
Title (EN) BANDWIDTH MODULATION DOMAIN MEASUREMENT SYSTEM AND METHOD THEREFOR
(FR) SYSTÈME DE MESURE DE DOMAINE DE MODULATION DE BANDE PASSANTE ET PROCÉDÉ ASSOCIÉ
(ZH) 一种宽带调制域测量系统及其方法
Abstract: front page image
(EN)The present invention provides a bandwidth modulation domain measurement system, comprising: a signal synchronization unit, a logic selection unit, a first tapped delay line multipath time delay unit, a second tapped delay line multipath time delay unit, a first data buffer unit, a second data buffer unit, and a processing unit. The signal synchronization unit receives a signal to be measured and uses same as an input, and an output signal of the signal synchronization unit is connected to the logic selection unit. The logic selection unit receives the output signal of the signal synchronization unit and uses same as an input, and an output signal of the logic selection unit is connected to the first tapped delay line multipath time delay unit and the second tapped delay line multipath time delay unit. The first tapped delay line multipath time delay unit is connected to the first data buffer unit. The second tapped delay line multipath time delay unit is connected to the second data buffer unit. Outputs of the first data buffer unit and the second data buffer unit are connected to the processing unit. The measurement system of the present invention features a simple structure, and greatly simplifies circuit and sequence design difficulty and complexity.
(FR)La présente invention concerne un système de mesure de domaine de modulation de bande passante, comprenant : une unité de synchronisation de signal, une unité de sélection logique, une première unité de retard temporel à trajets multiples à ligne à retard à prises, une seconde unité de retard temporel à trajets multiples à ligne à retard à prises, une première unité tampon de données, une seconde unité tampon de données et une unité de traitement. L'unité de synchronisation de signal reçoit un signal devant être mesuré et utilise ledit signal comme entrée, et un signal de sortie de l'unité de synchronisation de signal est connecté à l'unité de sélection logique. L'unité de sélection logique reçoit le signal de sortie de l'unité de synchronisation de signal et utilise ledit signal de sortie en tant qu'entrée, et un signal de sortie de l'unité de sélection logique est connecté à la première unité de retard temporel à trajets multiples à ligne à retard à prises et à la seconde unité de retard temporel à trajets multiples à ligne à retard à prises. La première unité de retard temporel à trajets multiples à ligne à retard à prises est connectée à la première unité tampon de données. La seconde unité de retard temporel à trajets multiples à ligne de retard à prises est connectée à la seconde unité tampon de données. Les sorties de la première unité tampon de données et de la seconde unité tampon de données sont connectées à l'unité de traitement. Le système de mesure de la présente invention se caractérise par une structure simple et simplifie considérablement la difficulté et la complexité de conception de circuit et de séquence.
(ZH)本发明提出了一种宽带调制域测量系统,包括:信号同步单元、逻辑选择单元、第一抽头延迟线多路延时单元、第二抽头延迟线多路延时单元、第一数据缓冲单元、第二数据缓冲单元和处理单元;信号同步单元接收被测信号作为输入,输出信号与逻辑选择单元连接;逻辑选择单元接收信号同步单元的输出信号作为输入,输出信号与第一抽头延时线多路延时单元和第二抽头延时线多路延时单元连接;第一抽头延时线多路延时单元与第一数据缓冲单元连接;第二抽头延时线多路延时单元与第二数据缓冲单元连接;第一数据缓冲单元和第二数据缓冲单元的输出与处理单元连接。本发明测量系统的结构简单,大幅简化了电路和时序的设计难度和复杂度。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)