WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018021172) SWITCHING REGULATOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/021172    International Application No.:    PCT/JP2017/026421
Publication Date: 01.02.2018 International Filing Date: 21.07.2017
IPC:
H02M 3/155 (2006.01)
Applicants: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD. [JP/JP]; 1-61, Shiromi 2-chome, Chuo-ku, Osaka-shi, Osaka 5406207 (JP)
Inventors: MIHASHI Tetsuya; (--).
ISHIYAMA Junji; (--)
Agent: KAMATA Kenji; (JP).
MAEDA Hiroo; (JP)
Priority Data:
2016-150342 29.07.2016 JP
Title (EN) SWITCHING REGULATOR
(FR) RÉGULATEUR À DÉCOUPAGE
(JA) スイッチングレギュレータ
Abstract: front page image
(EN)The switching regulator (100) comprises: a switching component (103) which is connected between an input terminal to which an input direct-current voltage (Vi) is input and an output terminal from which an output direct-current voltage (Vo) is output and which is turned on and off in accordance with a drive signal (Dr); a hysteresis generation circuit (112) for generating, upon receiving input of the input direct-current voltage (Vi) and the output direct-current voltage (Vo), an output current (Iout) or an output voltage which corresponds to the input direct-current voltage (Vi) and the output direct-current voltage (Vo); a reference voltage generation circuit (113) for generating a reference voltage (Vr) having a gradient proportional to the output current (Iout) or to the output voltage; and a drive signal generation circuit (111) for generating the drive signal (Dr) by comparing the reference voltage (Vr) with the output direct-current voltage (Vo).
(FR)La présente invention concerne un régulateur à découpage (100) qui comprend : un composant de commutation (103) qui est raccordé entre une borne d'entrée dans laquelle est entrée une tension de courant continu d'entrée (Vi), et une borne de sortie de laquelle est sortie une tension de courant continu de sortie (Vo) et qui est mise sous tension et hors tension en fonction d'un signal d'attaque (Dr) ; un circuit de génération d'hystérésis (112) destiné à générer, lors de la réception de l'entrée de la tension de courant continu d'entrée (Vi) et de la tension de courant continu de sortie (Vo), un courant de sortie (Iout), ou une tension de sortie, qui correspond à la tension de courant continu d'entrée (Vi) et à la tension de courant continu de sortie (Vo) ; un circuit de génération de tension de référence (113) destiné à générer une tension de référence (Vr) ayant un gradient proportionnel au courant de sortie (Iout) ou à la tension de sortie ; et un circuit de génération de signal d'attaque (111) destiné à générer le signal d'attaque (Dr) en comparant la tension de référence (Vr) avec la tension de courant continu de sortie (Vo).
(JA)スイッチングレギュレータ(100)は、入力直流電圧(Vi)が入力される入力端子と、出力直流電圧(Vo)が出力される出力端子との間に接続され、駆動信号(Dr)に応じてオン及びオフするスイッチ素子(103)と、入力直流電圧(Vi)と出力直流電圧(Vo)とが入力され、入力直流電圧(Vi)及び出力直流電圧(Vo)に応じた出力電流(Iout)または出力電圧を生成するヒステリシス生成回路(112)と、出力電流(Iout)または出力電圧に比例する傾きを有する基準電圧(Vr)を生成する基準電圧生成回路(113)と、基準電圧(Vr)と出力直流電圧(Vo)とを比較して駆動信号(Dr)を生成する駆動信号生成回路(111)とを備える。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)