WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Options
Query Language
Stem
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018014024) SYSTEM AND METHOD FOR BUILT-IN SELF-TEST OF ELECTRONIC CIRCUITS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/014024 International Application No.: PCT/US2017/042403
Publication Date: 18.01.2018 International Filing Date: 17.07.2017
IPC:
G01R 31/28 (2006.01) ,G06F 11/30 (2006.01)
G PHYSICS
01
MEASURING; TESTING
R
MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
31
Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
28
Testing of electronic circuits, e.g. by signal tracer
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
30
Monitoring
Applicants: TEXAS INSTUMENTS INCORPORATED[US/US]; P.O. Box 655474, Mail Station 3999 Dallas, TX 75265-5474, US
TEXAS INSTRUMENTS JAPAN LIMITED[JP/JP]; 24-1, Nishi-shinjuku 6-chome Shinjuku-ku Tokyo 160-8366, JP (JP)
Inventors: PAYNE, Robert, Floyd; US
HELLEMAN, Lambert, Jacob; NL
Agent: DAVIS, Michael, A, Jr.; US
Priority Data:
15/211,78215.07.2016US
Title (EN) SYSTEM AND METHOD FOR BUILT-IN SELF-TEST OF ELECTRONIC CIRCUITS
(FR) SYSTÈME ET PROCÉDÉ D'AUTOTEST INTÉGRÉ DE CIRCUITS ÉLECTRONIQUES
Abstract:
(EN) In described examples of a device (305) with built-in-self-test, a multiplexer (315) has at least first and second input terminals and is coupled to receive a first input signal (A) at the first input terminal, a second input signal (B) at the second input terminal, and selection signals (S1, S2). Also, the multiplexer (315) is coupled to output (C): the first input signal (A) in response to a first combination of the selection signals (S1, S2); the second input signal (B) in response to a second combination of the selection signals (S1, S2); and an analog summation of the first and second input signals (A, B) in response to a third combination of the selection signals (S1, S2).
(FR) Dans des exemples de l'invention d'un dispositif (305) avec autotest intégré, un multiplexeur (315) comporte au moins des première et deuxième bornes d'entrée et est couplé pour recevoir un premier signal d'entrée (A) au niveau de la première borne d'entrée, un deuxième signal d'entrée (B) au niveau de la deuxième borne d'entrée, et des signaux de sélection (S1, S2). En outre, le multiplexeur (315) est couplé à une sortie (C) : le premier signal d'entrée (A) en réponse à une première combinaison des signaux de sélection (S1, S2); le deuxième signal d'entrée (B) en réponse à une deuxième combinaison des signaux de sélection (S1, S2); et une sommation analogique des premier et deuxième signaux d'entrée (A, B) en réponse à une troisième combinaison des signaux de sélection (S1, S2).
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)