WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018008140) PULSE-WIDTH CORRECTION CIRCUIT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/008140    International Application No.:    PCT/JP2016/070220
Publication Date: 11.01.2018 International Filing Date: 08.07.2016
IPC:
H03K 5/04 (2006.01), H03K 3/017 (2006.01)
Applicants: MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310 (JP)
Inventors: KAMEGAI, Kazuki; (JP)
Agent: FUKAMI PATENT OFFICE, P.C.; Nakanoshima Festival Tower West, 2-4, Nakanoshima 3-chome, Kita-ku, Osaka-shi, Osaka 5300005 (JP)
Priority Data:
Title (EN) PULSE-WIDTH CORRECTION CIRCUIT
(FR) CIRCUIT DE CORRECTION DE LARGEUR D'IMPULSION
(JA) パルス幅補正回路
Abstract: front page image
(EN)A pulse-width correction circuit (1) comprising: a fixing unit (10) that fixes an output signal S_OUT at a high level if, after a state in which the output signal S_OUT is low-level has continued for a first period of time, an input signal S_IN changes from low level to high level, and that fixes the output signal S_OUT at a low level if, after a state in which the output signal S_OUT is high-level has continued for a prescribed period of time, the input signal S_IN changes from high level to low level; and a releasing unit (20) that releases the fixed output signal S_OUT after the output signal S_OUT being fixed has continued for a second period of time.
(FR)L'invention concerne un circuit de correction de largeur d'impulsion (1) comprenant : une unité de fixation (10) qui fixe un signal de sortie S_OUT à un niveau haut si, après un état dans lequel le signal de sortie S_OUT se trouve au niveau bas s'est poursuivi pendant une première période, un signal d'entrée S_IN passe du niveau bas au niveau haut, et qui fixe le signal de sortie S_OUT à un niveau bas si, après un état dans lequel le signal de sortie S_OUT se trouve au niveau haut s'est poursuivi pendant une période prescrite, le signal d'entrée S_IN passe du niveau haut au niveau bas; et une unité de libération (20) qui libère le signal de sortie fixe S_OUT après que le signal de sortie S_OUT fixe s'est poursuivi pendant une deuxième période.
(JA)パルス幅補正回路(1)は、出力信号S_OUTがローレベルである状態が第1時間経過した後に入力信号S_INがローレベルからハイレベルに変化した場合に出力信号S_OUTをハイレベルに固定し、出力信号S_OUTがハイレベルである状態が所定時間経過した後に入力信号S_INがハイレベルからローレベルに変化した場合に出力信号S_OUTをローレベルに固定する固定部(10)と、出力信号S_OUTが固定された後に第2時間経過したときに、固定された出力信号S_OUTを解除する解除部(20)とを備える。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)