WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018004795) LOW SUPPLY CLASS AB OUTPUT AMPLIFIER
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/004795    International Application No.:    PCT/US2017/028993
Publication Date: 04.01.2018 International Filing Date: 21.04.2017
IPC:
H03F 3/45 (2006.01), H03F 3/26 (2006.01)
Applicants: INTEL IP CORPORATION [US/US]; 2200 Mission College Blvd. Santa Clara, California 95054 (US)
Inventors: KAUFFMAN, John G.; (DE)
Agent: MUGHAL, Usman A.; (US)
Priority Data:
15/199,564 30.06.2016 US
Title (EN) LOW SUPPLY CLASS AB OUTPUT AMPLIFIER
(FR) AMPLIFICATEUR DE SORTIE DE CLASSE AB D'ALIMENTATION FAIBLE
Abstract: front page image
(EN)An apparatus is provided which comprises: a differential input amplifying stage including a current source and a first node; a first matched pair of transistors coupled to the first node, wherein one of the transistors of the first matched pair is coupled to an output node of a driving stage; a second matched pair of transistors coupled to a second node to bias the second matched pair of transistors, wherein one of the transistors of the second matched pair of transistors is coupled to the output node of the driving stage, and wherein the second node is to be charged according to a first bias of the current source; and a resistive device coupled to the first and second nodes.
(FR)L'invention concerne un appareil qui comprend : un étage d'amplification d'entrée différentielle comportant une source de courant et un premier nœud ; une première paire appariée de transistors couplés au premier nœud, un des transistors de la première paire appariée étant couplé à un nœud de sortie d'un étage d'attaque ; une seconde paire appariée de transistors couplés à un second nœud en vue de polariser la seconde paire appariée de transistors, un des transistors de la seconde paire appariée de transistors étant couplé au nœud de sortie de l'étage d'attaque, et le second nœud devant être chargé selon une première polarisation de la source de courant ; et un dispositif résistif couplé aux premier et second nœuds.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)