WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2018004610) MINIMIZING STARTUP TRANSIENTS IN AN AUDIO PLAYBACK PATH
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2018/004610    International Application No.:    PCT/US2016/040458
Publication Date: 04.01.2018 International Filing Date: 30.06.2016
IPC:
H03F 1/30 (2006.01), H03F 1/34 (2006.01), H03F 3/187 (2006.01), H03F 3/72 (2006.01), H03M 1/66 (2006.01)
Applicants: CIRRUS LOGIC INTERNATIONAL SEMICONDUCTOR, LTD. [GB/GB]; 7B Nighingale Way Quartermile Edinburgh EH3 9EG (GB).
DAS, Tejasvi [IN/US]; (US) (US only)
Inventors: DAS, Tejasvi; (US).
ILANGO, Anand; (US)
Agent: PREWITT, Brian K.; (US)
Priority Data:
15/195,626 28.06.2016 US
Title (EN) MINIMIZING STARTUP TRANSIENTS IN AN AUDIO PLAYBACK PATH
(FR) RÉDUCTION À UN MINIMUM DES TRANSITOIRES DE DÉMARRAGE DANS UN CHEMIN DE LECTURE AUDIO
Abstract: front page image
(EN)A method may be provided for powering up or down a playback path (9) comprising a digital-to-analog converter (14) for generating a non- ground-centered analog intermediate voltage (VIN) centered at a common-mode voltage and coupled to a driver (16) for generating a ground-centered playback path output voltage (VOUT) at an output of the driver (16) wherein the output of the driver is clamped via a finite impedance (30) to a ground voltage. The method may include transitioning continuously or in a plurality of discrete steps the analog intermediate voltage (VIN) from an initial voltage to the common- mode voltage such that the transitioning is substantially inaudible at the output (VOUT) of the driver (16). A method for operating an output clamp (30) of an output driver stage of a playback path (9) may include transitioning continuously or in a plurality of discrete steps an impedance (32) of the output clamp (30) in order to match an output offset of the output driver stage in order to minimize audio artifacts appearing at an output (VOUT) of the output driver stage (16).
(FR)La présente invention concerne un procédé permettant de mettre sous tension/hors tension un chemin de lecture (9) comprenant un convertisseur numérique-analogique (14) servant à générer une tension intermédiaire analogique non centrée sur la masse (VIN), centrée à une tension de mode commun et couplée à un circuit d'attaque (16), de façon à générer une tension de sortie du chemin de lecture centrée sur la masse (VOUT) à une sortie du circuit d'attaque (16), la sortie du circuit d'attaque étant calée à une tension de masse par l'intermédiaire d'une impédance finie (30). Le procédé peut consister à faire une transition en continu ou en plusieurs étapes discrètes de la tension intermédiaire analogique (VIN) entre une tension initiale et la tension de mode commun, de sorte que la transition soit sensiblement inaudible à la sortie (VOUT) du circuit d'attaque (16). Un procédé permettant de faire fonctionner un circuit de calage de sortie (30) d'un étage de sortie du circuit d'attaque d'un chemin de lecture (9) peut consister en la transition en continu ou en plusieurs étapes discrètes d'une impédance (32) du circuit de calage de sortie (30) de façon à faire correspondre un décalage de sortie de l'étage de sortie du circuit d'attaque, de manière à réduire à un minimum les artefacts audio apparaissant à une sortie (VOUT) de l'étage de sortie du circuit d'attaque (16).
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)