WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017201832) DIGITAL-TO-ANALOG CONVERSION CIRCUIT AND DATA SOURCE CIRCUIT CHIP
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/201832    International Application No.:    PCT/CN2016/089792
Publication Date: 30.11.2017 International Filing Date: 12.07.2016
IPC:
H03M 1/66 (2006.01)
Applicants: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; No.9-2, Tangming Road, Guangming Shenzhen, Guangdong 518132 (CN)
Inventors: ZENG, Dekang; (CN).
XU, Fengcheng; (CN).
GUO, Dongsheng; (CN)
Agent: MING & YUE INTELLECTUAL PROPERTY LAW FIRM; Suite 611, 6/F, Block 206, Nanyou Second Industrial Zone (Block B, HengYue Center) No.21 Dengliang Road, Nanshan Shenzhen, Guangdong 518054 (CN)
Priority Data:
201610365127.2 26.05.2016 CN
Title (EN) DIGITAL-TO-ANALOG CONVERSION CIRCUIT AND DATA SOURCE CIRCUIT CHIP
(FR) CIRCUIT DE CONVERSION NUMÉRIQUE-ANALOGIQUE ET PUCE DE CIRCUIT SOURCE DE DONNÉES
(ZH) 数模转换电路以及数据源电路芯片
Abstract: front page image
(EN)Provided are a digital-to-analog conversion circuit and a data source integrated circuit. The digital-to-analog conversion circuit comprises first MOS transistors, the number of which is equal to the number of bits of an input digital quantity. A gate of any first MOS transistor receives one bit of digital quantity, a drain of the first MOS transistor is connected to an output end of the circuit, and a source of the first MOS transistor is connected to one end of a first resistor. The other end of the first resistor is connected to a reference voltage. One end of a second resistor is connected to the reference voltage, and the other end of the second resistor is connected to the output end of the circuit. A drain of a second MOS transistor is connected to the output end of the circuit, a source of the second MOS transistor is grounded, and a drain of the second MOS transistor receives a row blank signal. One end of a capacitor is connected to the output end, and the other end of the capacitor is grounded. By means of the circuit above and the data source integrated circuit, the number of MOS transistors used in the digital-to-analog conversion circuit can be greatly reduced, so that the size and costs of the data source integrated circuit can be effectively reduced.
(FR)L'invention concerne un circuit de conversion numérique-analogique et un circuit intégré source de données. Le circuit de conversion numérique-analogique comprend des premiers transistors MOS dont le nombre est égal au nombre de bits d'une quantité numérique d'entrée. Une grille de n'importe quel premier transistor MOS reçoit un bit de quantité numérique, un drain du premier transistor MOS est connecté à une extrémité de sortie du circuit, et une source du premier transistor MOS est connectée à une extrémité d'une première résistance. L'autre extrémité de la première résistance est connectée à une tension de référence. Une extrémité d'une seconde résistance est connectée à la tension de référence et l'autre extrémité de la seconde résistance est connectée à l'extrémité de sortie du circuit. Un drain d'un second transistor MOS est connecté à l'extrémité de sortie du circuit, une source du second transistor MOS est mise à la masse et un drain du second transistor MOS reçoit un signal de ligne blanc. Une extrémité d'un condensateur est connectée à l'extrémité de sortie et l'autre extrémité du condensateur est mise à la masse. Au moyen du circuit précité et du circuit intégré source de données, le nombre de transistors MOS utilisés dans le circuit de conversion numérique-analogique peut être considérablement réduit, de telle sorte que la taille et les coûts du circuit intégré source de données peuvent être efficacement réduits.
(ZH)提供一种数模转换电路以及数据源电路芯片,所述数模转换电路包括:与输入的数字量位数相同个数的第一MOS管,任一第一MOS管的栅极接收一位数字量,所述任一第一MOS管的漏极连接到所述电路的输出端,所述任一第一MOS管的源极连接到第一电阻的一端,第一电阻的另一端连接到基准电压,第二电阻的一端连接到基准电压,第二电阻的另一端连接到所述电路的输出端,第二MOS管的漏极连接到所述电路的输出端,第二MOS管的源极接地,第二MOS管的栅极接收行空白信号,电容的一端连接到输出端,电容的另一端接地。采用上述电路及数据源电路芯片,可极大地减少数模转换电路中采用的MOS管的数量,以有效降低数据源电路芯片的体积和成本。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)