WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017197946) PVTM-BASED, WIDE-VOLTAGE-RANGE CLOCK STRETCHING CIRCUIT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/197946    International Application No.:    PCT/CN2017/074785
Publication Date: 23.11.2017 International Filing Date: 24.02.2017
IPC:
H03K 5/135 (2006.01), H03L 7/18 (2006.01)
Applicants: SOUTHEAST UNIVERSITY [CN/CN]; No.2 Sipailou, Xuanwu Nanjing, Jiangsu 210096 (CN)
Inventors: SHAN, Weiwei; (CN).
WAN, Liang; (CN).
SHI, Longxing; (CN)
Agent: NANJING JINGWEI PATENT & TRADEMARK AGENCY CO., LTD; 12th FL.-B No. 179 Zhongshan Road, Gulou Nanjing, Jiangsu 210005 (CN)
Priority Data:
201610323558.2 16.05.2016 CN
Title (EN) PVTM-BASED, WIDE-VOLTAGE-RANGE CLOCK STRETCHING CIRCUIT
(FR) CIRCUIT D'ÉTIREMENT D'HORLOGE À PLAGE DE TENSION ÉTENDUE À BASE PVTM
(ZH) 一种基于PVTM的宽电压时钟拉伸电路
Abstract: front page image
(EN)Disclosed is a PVTM-based, wide-voltage-range clock stretching circuit. The circuit comprises a PVTM circuit module, a phase clock generation module, a clock synchronization selection module, and a control module. The PVTM circuit module monitors in real time delay information of a delay unit in a chip to detect a current running environment of the circuit, and feeds the information back to the control module. Under the effect of a clock stretching enable signal and a clock stretching scale signal, the control module selects, according to PVTM feedback information, a target phase clock from clocks generated by the phase clock generation module, so as to implement stretching of a system clock in different PVT environments within a single cycle. The circuit of the present invention does not require a complex gate device, and has a low cost in terms of surface area and power consumption; the circuit has a simple structure and is easy to implement, achieves a cost-based balance between precision and area overhead, and is especially suitable for use in adaptive voltage and frequency regulation circuits based on online timing monitoring.
(FR)L'invention concerne un circuit d'étirement d'horloge à plage de tension étendue à base PVTM. Le circuit comprend un module de circuit PVTM, un module de génération d'horloges de phase, un module de sélection de synchronisation d'horloge et un module de commande. Le module de circuit PVTM surveille, en temps réel, les informations de retard d'une unité de retard dans une puce de manière à détecter un environnement d'exécution actuel du circuit, et renvoie les informations au module de commande. Sous l'effet d'un signal d'activation d'étirement d'horloge et d'un signal d'échelle d'étirement d'horloge, le module de commande sélectionne, selon les informations de rétroaction PVTM, une horloge de phase cible parmi des horloges générées par le module de génération d'horloges de phase, de façon à mettre en œuvre l'étirement d'une horloge système dans différents environnements PVT pendant un seul cycle. Le circuit de la présente invention ne nécessite pas de dispositif de grille complexe, est peu coûteux en termes d'aire de surface et de consommation d'énergie, possède une structure simple et est facile à mettre en œuvre, permet d'obtenir un équilibre en fonction des coûts entre la précision et la surcharge de zone, et est particulièrement adapté à une utilisation dans des circuits adaptatifs de régulation de tension et de fréquence sur la base d'une surveillance de synchronisation en ligne.
(ZH)一种基于PVTM的宽电压时钟拉伸电路,该电路由PVTM电路模块、相位时钟生成模块、时钟同步选择模块以及控制模块组成。PVTM电路模块实时监测芯片中延时单元的延时信息来检测当前电路的运行环境,并将该信息反馈到控制模块中。控制模块在时钟拉伸使能信号以及时钟拉伸尺度信号的作用下,根据PVTM的反馈信息,从相位时钟生成模块产生的时钟中选择目标相位时钟,实现在单周期内对不同PVT环境下系统时钟的拉伸。不需要复杂的门器件,面积和功耗代价较小。电路结构精简,电路实现简单,用一定的精度代价换取了面积代价,尤其适合基于在线时序监测的自适应电压频率调整电路使用。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)