Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017179176) MEMORY CONTROL DEVICE AND MEMORY CONTROL METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/179176 International Application No.: PCT/JP2016/062025
Publication Date: 19.10.2017 International Filing Date: 14.04.2016
IPC:
G06F 12/02 (2006.01) ,G06F 17/16 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
17
Digital computing or data processing equipment or methods, specially adapted for specific functions
10
Complex mathematical operations
16
Matrix or vector computation
Applicants:
富士通株式会社 FUJITSU LIMITED [JP/JP]; 神奈川県川崎市中原区上小田中4丁目1番1号 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588, JP
Inventors:
田宮 豊 TAMIYA, Yutaka; JP
Agent:
青木 篤 AOKI, Atsushi; JP
Priority Data:
Title (EN) MEMORY CONTROL DEVICE AND MEMORY CONTROL METHOD
(FR) DISPOSITIF DE COMMANDE DE MÉMOIRE ET PROCÉDÉ DE COMMANDE DE MÉMOIRE
(JA) メモリ制御装置およびメモリ制御方法
Abstract:
(EN) Provided is a memory control device which controls writing of data to a memory device which is provided with a block access function, said device comprising a plurality of sort buffers which, when array data is being written to the memory device, sort the array data. The array data which has been sorted by the sort buffers is written to the memory device using the block access function. It is thus possible to further accelerate the writing of array data.
(FR) La présente invention concerne un dispositif de commande de mémoire qui commande l'écriture de données dans un dispositif à mémoire qui est doté d'une fonction d'accès au bloc, ledit dispositif comprenant une pluralité de tampons de tri qui, lorsque des données de réseau sont écrites dans le dispositif à mémoire, trie les données de réseau. Les données de réseau qui ont été triées par les tampons de tri sont écrites dans le dispositif à mémoire à l'aide de la fonction d'accès au bloc. Il est ainsi possible d'accélérer davantage l'écriture de données de réseau.
(JA) ブロックアクセス機能を有するメモリ装置に対してデータの書き込みを制御するメモリ制御装置であって、前記メモリ装置に配列データを書き込むとき、前記配列データをソートする複数のソートバッファを有する。前記ソートバッファにソートされた前記配列データを、前記メモリ装置に対して、前記ブロックアクセス機能を用いて書き込む。これにより、配列データの書き込みをより一層高速化することができる。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)