WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017175708) SEMICONDUCTOR DEVICE, CONFIGURATION METHOD, AND STORAGE MEDIUM IN WHICH PROGRAM IS STORED
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2017/175708 International Application No.: PCT/JP2017/013918
Publication Date: 12.10.2017 International Filing Date: 03.04.2017
IPC:
G06F 11/00 (2006.01) ,G06F 9/50 (2006.01) ,H03K 19/177 (2006.01)
Applicants: NEC CORPORATION[JP/JP]; 7-1, Shiba 5-chome, Minato-ku, Tokyo 1088001, JP
Inventors: KOMATSUBARA Madoka; JP
Agent: SHIMOSAKA Naoki; JP
Priority Data:
2016-07696307.04.2016JP
Title (EN) SEMICONDUCTOR DEVICE, CONFIGURATION METHOD, AND STORAGE MEDIUM IN WHICH PROGRAM IS STORED
(FR) DISPOSITIF SEMICONDUCTEUR, PROCÉDÉ DE CONFIGURATION ET SUPPORT DE STOCKAGE DANS LEQUEL EST STOCKÉ UN PROGRAMME
(JA) 半導体装置、コンフィグレーション方法およびプログラムを記憶した記憶媒体
Abstract: front page image
(EN) The present invention reduces the data volume of configuration data of a plurality of functions loaded into a programmable logic device without performing complex arithmetic. A semiconductor device provided with: a programmable logic device; a memory; and a duplication elimination unit for extracting intellectual property (IP) core data duplicately included in a plurality of configuration data for a plurality of functions implemented by the programmable logic device, recording at least one of the configuration data in the memory without modification, and recording the other configuration data in the memory in a state in which the IP core data is removed.
(FR) La présente invention vise à réduire le volume de données de configuration d'une pluralité de fonctions chargées dans un dispositif logique programmable sans effectuer d'arithmétique complexe. L'invention réalise à cet effet un dispositif semiconducteur comprenant : un dispositif logique programmable ; une mémoire ; et une unité d'élimination de duplication destinée à extraire des données de base de propriété intellectuelle (IP) incluses en double dans une pluralité de données de configuration pour une pluralité de fonctions mises en œuvre par le dispositif logique programmable, à enregistrer au moins l'une des données de configuration dans la mémoire sans modification, et à enregistrer les autres données de configuration dans la mémoire dans un état dans lequel les données de base IP sont éliminées.
(JA) プログラマブルロジックデバイスにロードされる複数の機能のコンフィグレーションデータのデータ量を、複雑な演算を行うことなく削減する。半導体装置は、プログラマブルロジックデバイスと、メモリと、プログラマブルロジックデバイスに実装される複数の機能に対する複数のコンフィグレーションデータに重複して含まれるIP(Intellectual Property)コアデータを抽出し、少なくともいずれかのコンフィグレーションデータをメモリにそのまま記録するとともに、他のコンフィグレーションデータから当該IPコアデータを削除したデータをメモリに記録する重複排除部と、を備えている。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)