WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017172343) A GATE BOOSTED LOW DROP REGULATOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/172343    International Application No.:    PCT/US2017/022195
Publication Date: 05.10.2017 International Filing Date: 13.03.2017
Chapter 2 Demand Filed:    19.12.2017    
IPC:
G05F 1/575 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventors: GAO, Zhuo; (US).
PANDITA, Bupesh; (US)
Agent: WORLEY, Eugene; (US)
Priority Data:
15/086,956 31.03.2016 US
Title (EN) A GATE BOOSTED LOW DROP REGULATOR
(FR) RÉGULATEUR À FAIBLE CHUTE DE TENSION À TENSION DE GRILLE SURVOLTÉE
Abstract: front page image
(EN)In certain aspects, a voltage regulator includes a pass transistor having a drain coupled to an input of the voltage regulator, a source coupled to an output of the voltage regulator, and a gate. The voltage regulator also includes an amplifier having a first input coupled to a reference voltage, a second input coupled to a feedback voltage, and an output, wherein the feedback voltage is approximately equal to or proportional to a voltage at the output of the voltage regulator. The voltage regulator further includes a voltage booster having an input coupled to the output of the amplifier and an output coupled to the gate of the pass transistor, wherein the voltage booster is configured to boost a voltage at the input of the voltage booster to generate a boosted voltage, and to output the boosted voltage at the output of the voltage booster.
(FR)Dans certains aspects, l'invention concerne un régulateur de tension qui comprend un transistor ballast comprenant un drain couplé à une entrée du régulateur de tension, une source couplée à une sortie du régulateur de tension, et une grille. Le régulateur de tension comprend également un amplificateur comprenant une première entrée couplée à une tension de référence, une seconde entrée couplée à une tension de rétroaction, et une sortie, la tension de rétroaction étant approximativement égale ou proportionnelle à une tension apparaissant à la sortie du régulateur de tension. Le régulateur de tension comprend en outre un survolteur comprenant une entrée couplée à la sortie de l'amplificateur et une sortie couplée à la grille du transistor ballast, le survolteur étant configuré pour amplifier une tension présente à l'entrée du survolteur pour générer une tension survoltée, et pour délivrer la tension survoltée à la sortie du survolteur.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)