WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017172295) APPARATUS AND METHOD FOR A DIGITAL NEUROMORPHIC PROCESSOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/172295    International Application No.:    PCT/US2017/021084
Publication Date: 05.10.2017 International Filing Date: 07.03.2017
IPC:
G06N 3/06 (2006.01), G06N 3/04 (2006.01), G06N 3/063 (2006.01), G06N 99/00 (2010.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventors: CHEN, Gregory K.; (US).
SEO, Jae-Sun; (US).
CHEN, Thomas C.; (US).
KUMAR, Raghavan; (US)
Agent: WEBSTER, Thomas, C.; (US)
Priority Data:
15/088,543 01.04.2016 US
Title (EN) APPARATUS AND METHOD FOR A DIGITAL NEUROMORPHIC PROCESSOR
(FR) APPAREIL ET PROCÉDÉ POUR UN PROCESSEUR NEUROMORPHIQUE NUMÉRIQUE
Abstract: front page image
(EN)An apparatus and method are described for a neuromorphic processor design in which neuron timing information is duplicated on a neuromorphic core. For example, one embodiment of an apparatus comprises: a first neurosynaptic core comprising a plurality of neurons and a synapse array comprising a plurality of synapses to communicatively couple the plurality of neurons, each synapse connecting two neurons having a weight associated therewith, wherein a first neuron is to generate an output spike based on the weights of synapses over which inputs are received from the other neurons; a second neurosynaptic core also comprising a plurality of neurons and having at least one counter to maintain a count value indicative of spike timing for a second neuron, wherein a spike output of the second neuron in the second neurosynaptic core is communicatively coupled over a first synapse to the first neuron in the first neurosynaptic core; and a duplicate counter maintained within the first neurosynaptic core and synchronized with the counter from the second neurosynaptic core, the first neuron to use a first value from the duplicate counter to adjust the weight of the first synapse coupling the second neuron to the first neuron.
(FR)L'invention concerne un appareil et un procédé pour une conception de processeur neuromorphique dans laquelle des informations de synchronisation de neurones sont dupliquées sur un cœur neuromorphique. Par exemple, un mode de réalisation d'un appareil comprend : un premier cœur neurosynaptique comprenant une pluralité de neurones et un réseau de synapses comprenant une pluralité de synapses pour coupler en communication la pluralité de neurones, chaque synapse connectant deux neurones auxquels est associé un poids, un premier neurone étant destiné à générer une pointe de sortie sur la base des poids des synapses sur lesquelles des entrées sont reçues en provenance des autres neurones ; un second cœur neurosynaptique comprenant également une pluralité de neurones et ayant au moins un compteur afin de maintenir une valeur de comptage indicative d'une temporisation de pic pour un second neurone, une sortie de pointe du second neurone dans le second cœur neurosynaptique étant couplée en communication sur une première synapse au premier neurone dans le premier cœur neurosynaptique ; et un compteur en double maintenu à l'intérieur du premier cœur neurosynaptique et synchronisé avec le compteur provenant du second cœur neurosynaptique, le premier neurone permettant d'utiliser une première valeur provenant du compteur en double afin de régler le poids de la première synapse couplant le second neurone au premier neurone.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)