WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017169395) POWER SUPPLY SYSTEM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/169395    International Application No.:    PCT/JP2017/007135
Publication Date: 05.10.2017 International Filing Date: 24.02.2017
IPC:
H02J 7/00 (2006.01), B60R 16/03 (2006.01), H02J 1/00 (2006.01)
Applicants: DENSO CORPORATION [JP/JP]; 1-1, Showa-cho, Kariya-city, Aichi 4488661 (JP)
Inventors: TSUJIOKA, Teruhiro; (JP)
Agent: SATO INTERNATIONAL PATENT FIRM; (JP)
Priority Data:
2016-071660 31.03.2016 JP
Title (EN) POWER SUPPLY SYSTEM
(FR) SYSTÈME D'ALIMENTATION ÉLECTRIQUE
(JA) 電源システム
Abstract: front page image
(EN)In the present invention a reverse current prevention circuit (2; 102) is equipped with MOSFETs (21, 22; 221, 222; 621, 622; 721, 722) and an on-off control unit (23). When the on-off control unit applies an on-control voltage to the gates of the MOSFETs a main power supply input from a main power supply line is output to a shared connection node via the MOSFETs, and when the on-off control unit applies an off-control voltage to the gates of the MOSFETs the electrical connection between the main power supply line and the shared connection node is interrupted, thereby preventing reverse current. Diodes (6, 7; 6, 7, 31, 32) are connected such that a forward current flows from a sub power supply line toward the shared connection node and a reverse current is prevented. The voltage drop of the main power supply when the on-off control unit applies the on-control voltage to the gates of the MOSFETs is set lower than the voltage drop of the sub power supply due to the diodes.
(FR)Dans la présente invention, un circuit de protection contre le courant inverse (2 ; 102) est équipé de MOSFET (21, 22 ; 221, 222 ; 621, 622 ; 721, 722) et d'une unité de commande de marche-arrêt (23). Lorsque l'unité de commande de marche-arrêt applique une tension de commande de marche aux grilles des MOSFET, une entrée d'alimentation principale provenant d'une ligne d'alimentation électrique principale est délivrée en sortie sur un noeud de connexion partagé par l'intermédiaire des MOSFET, et lorsque l'unité de commande de marche-arrêt applique une tension de commande d'arrêt aux grilles des MOSFET, la connexion électrique entre la ligne d'alimentation électrique principale et le noeud de connexion partagé est interrompue, empêchant ainsi un courant inverse. Des diodes (6, 7 ; 6, 7, 31, 32) sont connectées de telle sorte qu'un courant vers l'avant s'écoule depuis une sous-ligne d'alimentation électrique vers le noeud de connexion partagé et un courant inverse est évité. La baisse de tension de l'alimentation électrique principale lorsque l'unité de commande de marche-arrêt applique la tension de commande de marche aux grilles des MOSFET est réglée plus bas que la baisse de tension de la sous-alimentation électrique due aux diodes.
(JA)逆流防止回路(2;102)は、MOSFET(21、22;221、222;621、622;721、722)及びオンオフ制御部(23)を備える。オンオフ制御部がMOSFETのゲートにオン制御電圧を印加したときにはメイン電源供給ラインから入力されるメイン電源をMOSFETを通じて共通接続ノードに出力し、オンオフ制御部がMOSFETのゲートにオフ制御電圧を印加したときにはメイン電源供給ラインと共通接続ノードとの間の電気的接続を遮断することで逆流防止する。ダイオード(6、7;6、7、31、32)はサブ電源供給ラインから共通接続ノードに向けて順方向電流が流れその逆流を防止するように接続される。オンオフ制御部がMOSFETのゲートにオン制御電圧を印加したときのメイン電源の降下電圧は、ダイオードによるサブ電源の降下電圧よりも低く設定されている。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)