WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017166392) ARRAY SUBSTRATE AND MANUFACTURING METHOD THEREFOR, DISPLAY PANEL AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2017/166392    International Application No.:    PCT/CN2016/082371
Publication Date: 05.10.2017 International Filing Date: 17.05.2016
IPC:
G02F 1/1362 (2006.01)
Applicants: BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015 (CN)
Inventors: XIAO, Li; (CN).
ZHANG, Hui; (CN)
Agent: LIU, SHEN & ASSOCIATES; 10th Floor, Building 1, 10 Caihefang Road, Haidian District Beijing 100080 (CN)
Priority Data:
201610190726.5 29.03.2016 CN
Title (EN) ARRAY SUBSTRATE AND MANUFACTURING METHOD THEREFOR, DISPLAY PANEL AND DISPLAY DEVICE
(FR) SUBSTRAT MATRICIEL ET SON PROCÉDÉ DE FABRICATION, PANNEAU D'AFFICHAGE, ET DISPOSITIF D'AFFICHAGE
(ZH) 阵列基板及其制造方法、显示面板和显示装置
Abstract: front page image
(EN)An array substrate (100) and a manufacturing method therefor, a display panel (10) and a display device. The array substrate (100) comprises a base substrate (110), and a plurality of gate lines (111), a plurality of first data lines (112), a plurality of second data lines (113), and a plurality of rows and columns of pixel units (114) arranged in a matrix form, these being arranged on the base substrate (110). Each row of pixel units (114) is driven by a corresponding gate line (111). In the plurality of rows of pixel units (114), every two rows constitutes a pixel unit row set, and the pixel unit row set receives the same gate signal in a working process of the array substrate (100). Each column of pixel units (114) is driven by a corresponding first data line (112) and a corresponding second data line (113). An adjacent first data line (112) and second data line (113) are insulated from each other, are arranged on different layers and are connected to different pixel units (114). The adjacent first data line (112) and second data line (113) are at least partially overlapped in a direction perpendicular to a substrate surface of the base substrate (110). The array substrate (100) reduces the area occupied by two data lines, thereby reducing the area of a corresponding black matrix (180), and increases the aperture ratio of a liquid crystal display panel.
(FR)L'invention concerne un substrat matriciel (100) et son procédé de fabrication, un panneau d'affichage (10) et un dispositif d'affichage. Le substrat matriciel (100) comprend un substrat de base (110), et une pluralité de lignes de grille (111), une pluralité de premières lignes de données (112), une pluralité de secondes lignes de données (113), et une pluralité de rangées et de colonnes d'unités de pixels (114) agencées sous une forme de matrice, ces dernières étant agencées sur le substrat de base (110). Chaque rangée d'unités de pixels (114) est commandée par une ligne de grille correspondante (111). Dans la pluralité de rangées d'unités de pixel (114), toutes les deux rangées constituent un ensemble de rangées d'unités de pixel, et l'ensemble de rangées d'unités de pixels reçoit le même signal de grille dans un processus de travail du substrat matriciel (100). Chaque colonne d'unités de pixels (114) est commandée par une première ligne de données correspondante (112) et une seconde ligne de données correspondante (113). Une première ligne de données (112) et une seconde ligne de données (113) adjacentes sont isolées l'une de l'autre, sont agencées sur différentes couches et sont connectées à différentes unités de pixel (114). La première ligne de données (112) et la seconde ligne de données (113) adjacentes se chevauchent au moins partiellement dans une direction perpendiculaire à une surface de substrat du substrat de base (110). Le substrat matriciel (100) réduit la surface occupée par deux lignes de données, ce qui réduit la surface d'une matrice noire correspondante (180), et augmente le rapport d'ouverture d'un panneau d'affichage à cristaux liquides.
(ZH)一种阵列基板(100)及其制造方法、显示面板(10)和显示装置。阵列基板(100)包括衬底基板(110)、设置于衬底基板(110)上的多条栅线(111)、多条第一数据线(112)、多条第二数据线(113)和以矩阵形式排布的多行和多列像素单元(114)。每行像素单元(114)由相应的栅线(111)驱动,多行像素单元(114)中,每两行构成一个像素单元行组且像素单元行组在阵列基板(100)的工作过程中接收相同的栅极信号;每列像素单元(114)由相应的第一数据线(112)和第二数据线(113)驱动,相邻的第一数据线(112)和第二数据线(113)相互绝缘、设置于不同的层,且连接到不同的像素单元(114),相邻的第一数据线(112)和第二数据线(113)在垂直于衬底基板(110)的板面的方向上至少部分交叠。阵列基板(100)减小了两条数据线占用的面积,使相应的黑矩阵(180)面积减小,提高了液晶显示面板的开口率。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)