Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017155785) SYSTEMS AND METHODS FOR TESTING GROUND FAULT CIRCUIT INTERRUPTER BREAKERS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2017/155785 International Application No.: PCT/US2017/020461
Publication Date: 14.09.2017 International Filing Date: 02.03.2017
IPC:
G01R 31/327 (2006.01) ,H02H 3/16 (2006.01)
G PHYSICS
01
MEASURING; TESTING
R
MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
31
Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
327
Testing of circuit interrupters, switches or circuit-breakers
H ELECTRICITY
02
GENERATION, CONVERSION, OR DISTRIBUTION OF ELECTRIC POWER
H
EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
3
Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition, with or without subsequent reconnection
16
responsive to fault current to earth, frame or mass
Applicants:
COOPER TECHNOLOGIES COMPANY [US/US]; 600 Travis St., Suite 5600 Houston, TX 77002, US
Inventors:
FREER, Benjamin, Avery; US
Agent:
SMITH, Timothy, M.; US
Priority Data:
62/305,68409.03.2016US
Title (EN) SYSTEMS AND METHODS FOR TESTING GROUND FAULT CIRCUIT INTERRUPTER BREAKERS
(FR) SYSTÈMES ET PROCÉDÉS DE TEST DE DISJONCTEURS DE FUITE À LA TERRE
Abstract:
(EN) A testing circuit assembly can include a first variable resistive load configurable for a range of electrical resistances, where the first variable resistive load is configured to couple to at least one first ground fault circuit interrupter (GFCI) breaker and a current source. The testing circuit assembly can also include a first local controller coupled to the first variable resistive load, where the first local controller controls the first variable resistive load to simulate a range of fault currents, corresponding to the range of electrical resistances, flowing to the at least one first GFCI breaker to determine at least one actual trip point of the at least one first GFCI breaker. Each electrical resistance in the range of electrical resistances can correspond to a fault current in the range of fault currents.
(FR) L'invention concerne un ensemble de circuit de test qui peut comprendre une première charge résistive variable pouvant être configurée pour une gamme de résistances électriques, la première charge résistive variable étant configurée pour s'accoupler à au moins un premier disjoncteur de fuite à la terre (GFCI) et à une source de courant. L'ensemble de circuit de test peut également comprendre un premier dispositif de commande local couplé à la première charge résistive variable, le premier dispositif de commande local commandant la première charge résistive variable pour simuler une gamme de courants de défaut, correspondant à la gamme de résistances électriques, qui circulent vers ledit au moins un premier disjoncteur GFCI pour déterminer au moins un point de déclenchement réel dudit au moins un premier disjoncteur GFCI. Chaque résistance électrique dans la gamme de résistances électriques peut correspondre à un courant de défaut dans la gamme de courants de défaut.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)