Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017149121) OPTOELECTRONIC LIGHTING DEVICE, SUBSTRATE FOR AN OPTOELECTRONIC SEMICONDUCTOR CHIP, AND OPTOELECTRONIC LIGHTING SYSTEM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2017/149121 International Application No.: PCT/EP2017/055008
Publication Date: 08.09.2017 International Filing Date: 03.03.2017
IPC:
H01L 33/48 (2010.01)
H ELECTRICITY
01
BASIC ELECTRIC ELEMENTS
L
SEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
33
Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
48
characterised by the semiconductor body packages
Applicants:
OSRAM OPTO SEMICONDUCTORS GMBH [DE/DE]; Leibnizstr. 4 93055 Regensburg, DE
Inventors:
EICHLER, Christoph; DE
GERHARD, Sven; DE
Agent:
PATENTANWALTSKANZLEI WILHELM & BECK; Prinzenstr. 13 80639 München, DE
Priority Data:
10 2016 103 862.803.03.2016DE
Title (EN) OPTOELECTRONIC LIGHTING DEVICE, SUBSTRATE FOR AN OPTOELECTRONIC SEMICONDUCTOR CHIP, AND OPTOELECTRONIC LIGHTING SYSTEM
(FR) DISPOSITIF D’ÉCLAIRAGE OPTOÉLECTRONIQUE, SUPPORT POUR PUCE SEMICONDUCTRICE OPTOÉLECTRONIQUE ET SYSTÈME D’ÉCLAIRAGE OPTOÉLECTRONIQUE
(DE) OPTOELEKTRONISCHE LEUCHTVORRICHTUNG, TRÄGER FÜR EINEN OPTOELEKTRONISCHEN HALBLEITERCHIP UND OPTOELEKTRONISCHES LEUCHTSYSTEM
Abstract:
(EN) The invention relates to an optoelectronic lighting device comprising: - an optoelectronic semiconductor chip that has a top face and an opposite bottom face; - a succession of semiconductor layers is formed between the top face and the bottom face; - the succession of semiconductor layers includes an active zone for generating electromagnetic radiation; - a barrier for a joining material is formed on the top face or on the bottom face, said joining material being in a free-flowing state as a result of the semiconductor chip being integrally bonded to a substrate.
(FR) La présente invention concerne un dispositif d’éclairage optoélectronique comprenant une puce semiconductrice optoélectronique qui présente un côté supérieur et un côté inférieur opposé au côté supérieur, une succession de couches de semi-conducteur étant disposée entre le côté supérieur et le côté inférieur, la succession de couches de semi-conducteur comprenant une zone active pour produire du rayonnement électromagnétique, sur le côté supérieur ou sur le côté inférieur étant formée une barrière destinée à un matériau de liaison qui s’écoule en raison d’une liaison de matière de la puce semiconductrice avec le support.
(DE) Die Erfindung betrifft eine optoelektronische Leuchtvorrichtung, umfassend: - einen optoelektronischen Halbleiterchip, - der eine Oberseite und eine der Oberseite gegenüberliegende Unterseite aufweist, - wobei zwischen der Oberseite und der Unterseite eine Halbleiterschichtenfolge gebildet ist, - wobei die Halbleiterschichtenfolge eine aktive Zone zur Erzeugung von elektromagnetischer Strahlung umfasst, - wobei an einer der Oberseite und der Unterseite eine Sperre für einenaufgrund eines stoffschlüssigen Verbindens des Halbleiterchips mit einem Träger fließenden Verbindungswerkstoffgebildet ist.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: German (DE)
Filing Language: German (DE)