Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2017138992) APPARATUS AND METHOD FOR FUSION OF COMPUTE AND SWITCHING FUNCTIONS OF EXASCALE SYSTEM INTO A SINGLE COMPONENT BY USING CONFIGURABLE NETWORK-ON-CHIP FABRIC WITH DISTRIBUTED DUAL MODE INPUT-OUTPUT PORTS AND PROGRAMMABLE NETWORK INTERFACES
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2017/138992 International Application No.: PCT/US2016/060871
Publication Date: 17.08.2017 International Filing Date: 07.11.2016
IPC:
G06F 13/40 (2006.01) ,G06F 13/16 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
38
Information transfer, e.g. on bus
40
Bus structure
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
14
Handling requests for interconnection or transfer
16
for access to memory bus
Applicants:
INTEL CORPORATION [US/US]; 2200 Mission College Blvd. Santa Clara, California 95054, US
Inventors:
KHARE, Surhud; IN
SOMASEKHAR, Dinesh; US
MORE, Ankit; US
DUNNING, David S.; US
BORKAR, Nitin Y.; US
BORKAR, Shekhar Y.; US
Agent:
CULPEPPER, Ross G.; US
Priority Data:
14/967,16611.12.2015US
Title (EN) APPARATUS AND METHOD FOR FUSION OF COMPUTE AND SWITCHING FUNCTIONS OF EXASCALE SYSTEM INTO A SINGLE COMPONENT BY USING CONFIGURABLE NETWORK-ON-CHIP FABRIC WITH DISTRIBUTED DUAL MODE INPUT-OUTPUT PORTS AND PROGRAMMABLE NETWORK INTERFACES
(FR) APPAREIL ET PROCÉDÉ PERMETTANT UNE FUSION DES FONCTIONS DE CALCUL ET DE COMMUTATION D'UN SYSTÈME D'EXA-ÉCHELLE EN UN SEUL COMPOSANT À L'AIDE D'UNE STRUCTURE CONFIGURABLE DE RÉSEAU SUR PUCE DOTÉE DE PORTS D'ENTRÉE-SORTIE À DOUBLE MODE DISTRIBUÉS ET D'INTERFACES DE RÉSEAU PROGRAMMABLES
Abstract:
(EN) Described is an apparatus which comprises: a Network-On-Chip fabric using crossbar switches, having distributed ingress and egress ports; and a dual-mode network interface coupled to at least one crossbar switch, the dual-mode network interface is to include: a dual-mode circuitry; a controller operable to: configure the dual-mode circuitry to transmit and receive differential signals via the egress and ingress ports, respectively, and configure the dual-mode circuitry to transmit and receive signal-ended signals via the egress and ingress ports, respectively.
(FR) L'invention concerne un appareil qui comprend : une structure de réseau sur puce utilisant des commutateurs à barres croisées, ayant des ports d'entrée et de sortie distribués; et une interface de réseau à double mode couplée à au moins un commutateur à barres croisées, l'interface de réseau à double mode étant conçue pour comprendre : un circuit à double mode; un dispositif de commande pouvant être utilisé pour : configurer le circuit à double mode pour transmettre et recevoir des signaux différentiels par l'intermédiaire des ports de sortie et d'entrée, respectivement, et configurer le circuit à double mode pour transmettre et recevoir des signaux à extrémité de signal par l'intermédiaire des ports de sortie et d'entrée, respectivement.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)