Processing

Please wait...

Settings

Settings

1. WO2017133100 - EMISSION ELECTRODE SCANNING DRIVING UNIT, DRIVING CIRCUIT, DRIVING METHOD, AND ARRAY SUBSTRATE

Document

说明书

发明名称 0001   0002   0003   0004   0005   0006   0007   0008   0009   0010   0011   0012   0013   0014   0015   0016   0017   0018   0019   0020   0021   0022   0023   0024   0025   0026   0027   0028   0029   0030   0031   0032   0033   0034   0035   0036   0037   0038   0039   0040   0041   0042   0043   0044   0045   0046   0047   0048   0049   0050   0051   0052   0053   0054   0055   0056   0057   0058   0059   0060   0061   0062   0063   0064   0065   0066   0067   0068   0069   0070   0071   0072   0073   0074  

权利要求书

1   2   3   4   5   6   7   8   9   10   11  

附图

0001   0002   0003   0004   0005  

说明书

发明名称 : 发射电极扫描驱动单元、驱动电路、驱动方法以及阵列基板

技术领域

[0001]
本公开涉及显示技术领域,尤其是涉及一种发射电极扫描驱动单元、驱动电路、驱动方法以及阵列基板。

背景技术

[0002]
嵌入式触摸屏面板(In-Cell TSP)是TSP技术发展的一个趋势。在In-Cell TSP中,通常使用公共电极作发射(TX)电极。传统设计中,TX驱动信号是由外部驱动集成电路(IC)通过位于封框胶(seal)区域的扇出(fan-out)引线施加到公共电极上的。
[0003]
随着面板尺寸增大,TX电极数量将增多,并且因此扇出引线的布置需要更多空间。因此,In-Cell技术在大尺寸和窄边框面板上的应用受到限制。另外,TX扇出引线位于阵列基板栅极驱动电路(Gate driver on Array,GOA)上方或下方,这容易造成施加到TX电极和GOA的信号之间的串扰,从而降低触摸屏的可靠性。
[0004]
发明内容
[0005]
有利的是实现一种发射电极扫描驱动单元,其可以要求针对TX电极的减少的扇出引线数目。同样期望的是提供一种包括所述发射电极扫描驱动单元的发射电极扫描驱动电路、驱动该驱动电路的方法、包括该驱动电路的阵列基板和包括该阵列基板的显示装置。
[0006]
根据本公开的一个方面,提供了一种发射电极扫描驱动单元,包括:移位寄存器单元,具有起始信号输入端、第一时钟信号输入端和扫描信号输出端;以及多个扫描驱动信号生成单元,每一个具有第二时钟信号输入端、扫描信号输入端、驱动信号输入端和扫描驱动信号输出端,所述扫描信号输入端与所述移位寄存器单元的扫描信号输出端相连。所述移位寄存器单元被适配成:响应于第一时钟信号输入端被供应第一有效电平且起始信号输入端被供应具有第一电平的起始信号,将扫描信号输出端置为第一电平;响应于第一时钟信号输入端被供应第一有效电平且起始信号输入端被供应与第一电平逻辑上相反的第二电平,将扫描信号输出端置为第二电平;以及响应于第一时钟信号输入端被供应无效电平,维持扫描信号输出端的电平保持不变。所述多个扫描驱动信号生成单元中的每个被适配成响应于扫描信号输入 端被供应第一电平且第二时钟信号输入端被供应第二有效电平,根据施加到驱动信号输入端的驱动信号生成扫描驱动信号并通过扫描驱动信号输出端输出。
[0007]
在一些实施例中,所述第二有效电平为第一电平,并且所述多个扫描驱动信号生成单元中的每个包括与门模块和电压转换模块。所述与门模块连接第二时钟信号输入端和扫描信号输入端,并且被适配成响应于第二时钟信号输入端和扫描信号输入端被供应第一电平,将第一节点置为第一电平。所述电压转换模块连接第一节点、驱动信号输入端和扫描驱动信号输出端且具有第一直流电压输入端和第二直流电压输入端。所述电压转换模块被适配成响应于第一节点处于第一电平且驱动信号输入端被供应第一电平,将扫描驱动信号输出端置为施加到第一直流电压输入端的电压,并且响应于第一节点处于第二电平或驱动信号输入端被供应第二电平,将扫描驱动信号输出端置为施加到第二直流电压输入端的电压。
[0008]
在一些实施例中,所述与门模块包括第一与非门和反相器。所述第一与非门连接第二时钟信号输入端和扫描信号输入端,并且被适配成响应于第二时钟信号输入端和扫描信号输入端被供应第一电平,将第二节点置为第二电平。所述反相器连接第二节点和第一节点,并且被适配成将第一节点置为与第二节点的电平逻辑上相反的电平。
[0009]
在一些实施例中,所述电压转换模块包括第二与非门、具有为第一电平的导通电压的第一晶体管和具有为第二电平的导通电压的第二晶体管。所述第二与非门连接所述第一节点和驱动信号输入端,并且被适配成响应于第一节点处于第一电平且驱动信号输入端被供应第一电平,将第三节点置为第二电平。所述第一晶体管具有栅极、源极和漏极,所述栅极连接第三节点,所述源极和漏极中的一个连接第一直流电压输入端,并且另一个连接扫描驱动信号输出端。所述第二晶体管具有栅极、源极和漏极,所述第二晶体管的栅极连接第三节点,所述第二晶体管的源极和漏极中的一个连接第二直流电压输入端,并且另一个连接扫描驱动信号输出端。
[0010]
在一些实施例中,所述移位寄存器单元包括第一传输门、第二传输门、第一反相器、第二反相器、第三反相器和第四反相器。第一传输门具有第一控制端、第二控制端、输入端和输出端,所述第一控制 端连接第一时钟信号输入端。第二传输门具有第一控制端、连接第一时钟信号输入端的第二控制端、输入端、以及连接第一传输门的输出端的输出端。第一反相器具有连接第一时钟信号输入端的输入端以及连接第一传输门的第二控制端和第二传输门的第一控制端的输出端。第二反相器具有连接起始信号输入端的输入端和连接第一传输门的输入端的输出端。第三反相器具有连接第二传输门的输出端的输入端和连接扫描信号输出端的输出端。第四反相器具有连接扫描信号输出端的输入端和连接第二传输门的输入端的输出端。
[0011]
在一些实施例中,所述发射电极扫描驱动单元包括三个扫描驱动信号生成单元。
[0012]
在一些实施例中,所述第一电平为高电平,第二电平为低电平,第一有效电平为高电平,并且第二有效电平为高电平。
[0013]
根据本公开的另一方面,公开了一种发射电极扫描驱动电路,包括:多个如上面所述的发射电极扫描驱动单元;第一时钟信号线;以及多条第二时钟信号线。所述多个发射电极扫描驱动单元彼此级联,以使得除最后一个发射电极扫描驱动单元之外所述发射电极扫描驱动单元中的每个的移位寄存器单元的扫描信号输出端连接下一个发射电极扫描驱动单元的移位寄存器单元的起始信号输入端。所述多个发射电极扫描驱动单元的移位寄存器的第一时钟信号输入端连接第一时钟信号线。每个发射电极扫描驱动单元的所述多个扫描驱动信号生成单元的第二时钟信号输入端一对一连接所述多条第二时钟信号线。
[0014]
根据本公开的又另一方面,公开了一种驱动如上面所述的发射电极扫描驱动电路的方法,包括:在第一时钟信号线上施加第一时钟信号。所述第一时钟信号的时钟脉冲具有为第一有效电平的高电平。所述方法还包括:在所述时钟脉冲之一结束之前,在第一个发射电极扫描驱动单元的移位寄存器的起始信号输入端施加起始信号脉冲。该起始信号脉冲不早于该时钟脉冲的结尾且不晚于下一时钟脉冲的开始结束。所述方法还包括:在所述多条第二时钟信号线中的每个上施加相应的第二时钟信号。各个第二时钟信号的时钟脉冲具有为第二有效电平的高电平,每一个第二时钟信号具有在第一时钟信号的两个时间上相邻的时钟脉冲之间的时间间隔中的相应时钟脉冲,并且各个时钟脉冲在时间上互不重叠。
[0015]
根据本公开的再另一方面,公开了一种阵列基板,包括:基底;以及如上面所述的发射电极扫描驱动电路。所述发射电极扫描驱动电路通过图案化形成在所述基底上。
[0016]
根据本公开的再另一方面,公开了一种显示装置,包括如上面所述的阵列基板。
[0017]
根据在下文中所描述的实施例,本发明的这些和其它方面将是清楚明白的,并且将参考在下文中所描述的实施例而被阐明。

附图说明

[0018]
通过参考附图会更加清楚的理解本公开的特征信息和优点,附图是示意性的而不应理解为对本公开进行任何限制,在附图中:
[0019]
图1为根据本公开一实施例的发射电极扫描驱动单元的电路示意图;
[0020]
图2为示意性示出根据图1的实施例的发射电极扫描驱动单元的操作的时序图;
[0021]
图3为根据图1的实施例的发射电极扫描驱动单元的移位寄存器单元的电路示意图;
[0022]
图4为根据本公开一实施例的发射电极扫描驱动电路的框图;并且
[0023]
图5为示意性示出根据图4的实施例的发射电极扫描驱动电路的操作的时序图。

具体实施方式

[0024]
为了能够更清楚地理解本公开的上述目的、特征和优点,下面结合附图和具体实施方式对本公开进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
[0025]
在下面的描述中阐述了很多具体细节以便于充分理解本公开,但是,本公开还可以采用其他不同于在此描述的其他方式来实施。因此,本公开的保护范围并不受下面公开的具体实施例的限制。
[0026]
图1为根据本公开一实施例的发射电极扫描驱动单元的电路示意图。
[0027]
参见图1,该发射电极扫描驱动单元包括移位寄存器单元S/R和三个扫描驱动信号生成单元(图中表示为TX_GEN)。
[0028]
该移位寄存器单元S/R具有起始信号输入端STV、第一时钟信号输 入端CLK1和扫描信号输出端STVOUT。
[0029]
该移位寄存器单元S/R被适配成在第一时钟信号输入端CLK1的电平为第一有效电平且起始信号输入端STV被供应具有第一电平的起始信号时,将扫描信号输出端STVOUT置为第一电平。
[0030]
该移位寄存器单元S/R还被适配成在第一时钟信号输入端CLK1的电平为第一有效电平且起始信号输入端STV被供应第二电平时,将扫描信号输出端STVOUT置为与第一电平逻辑上相反的第二电平。
[0031]
该移位寄存器单元S/R还被适配成在第一时钟信号输入端CLK1的电平为S/R无效电平时,维持扫描信号输出端STVOUT的电平保持不变。
[0032]
每一个扫描驱动信号生成单元TX_GEN具有第二时钟信号输入端CLK2、扫描信号输入端STVIN、驱动信号输入端TXIN和扫描驱动信号输出端TXOUTx。扫描信号输入端STVIN与移位寄存器单元S/R的扫描信号输出端STVOUT相连。
[0033]
为了便于区分,将第n个TX_GEN的第二时钟信号输入端CLK2表示为CLK2_n,其中n为1、2或3。而且,将第n个TX_GEN的扫描驱动信号输出端TXOUTx表示为TXOUTx_n,其中n为1、2或3。
[0034]
每一个TX_GEN被适配成在扫描信号输出端STVOUT被供应第一电平且第二时钟信号输入端被供应第二有效电平时,根据驱动信号输入端TXIN输入的驱动信号生成扫描驱动信号并通过相应的扫描驱动信号输出端输出。
[0035]
图2为示意性示出根据图1的实施例的发射电极扫描驱动单元的操作的时序图。下面参照图1和2描述发射电极扫描驱动单元的操作。
[0036]
假设第一电平为高电平,第二电平为低电平,第一有效电平为高电平,并且第二有效电平为高电平。
[0037]
在第一时钟信号输入端CLK1上施加第一时钟信号。该第一时钟信号的时钟脉冲的高电平为第一有效电平。在第一时钟信号的时钟脉冲之一结束之前,在起始信号输入端STV施加高电平的起始信号,且该起始信号的高电平的结束时刻不早于该时钟脉冲的结束时刻且不晚于下一时钟脉冲的开始时刻。
[0038]
在各条第二时钟信号输入端(在该示例中,CLK2_1、CLK2_2和CLK2_3)上施加相应的第二时钟信号。在该示例中,第二时钟信号的占空比为1/4。各个第二时钟信号的时钟脉冲的高电平为TX_GEN的有 效电平(第二有效电平)。各个第二时钟信号的时钟脉冲被顺序地提供,使得任意一个第二时钟信号的时钟脉冲与其他第二时钟信号的时钟脉冲在时间上不重叠。在第一时钟信号的两个时间上相邻的时钟脉冲之间的时间间隔中,每一个第二时钟信号均具有一个时钟脉冲。
[0039]
仍然参见图2,在起始信号输入端STV施加高电平的起始信号时,由于第一时钟信号输入端CLK1上施加的第一时钟信号为高电平,所以移位寄存器单元S/R的扫描信号输出端STVOUT被置为高电平。之后,第一时钟信号输入端CLK1上施加的第一时钟信号变为低电平,也即对于移位寄存器单元S/R无效的电平,使得扫描信号输出端STVOUT的电平维持为高电平。直到第一时钟信号的下一个时钟脉冲到来时,才满足第一时钟信号输入端CLK1的电平为第一有效电平且起始信号输入端STV的电平为低电平。此时,移位寄存器单元S/R的扫描信号输出端STVOUT被置为低电平。
[0040]
如图2所示,在移位寄存器单元S/R的扫描信号输出端STVOUT输出高电平的间隔内,扫描驱动信号生成单元TX_GEN的第二时钟信号输入端CLK2_1、CKL2_2以及CLK2_3依次被置为高电平。每一个TX_GEN被配置成在其第二时钟信号输入端处于高电平且移位寄存器单元S/R的输出端STVOUT处于高电平时输出一个扫描驱动信号。在该示例中,在TX_GEN的三个扫描驱动信号输出端TXOUTx_1、TXOUTx_2和TXOUTx_3依次输出三个扫描驱动信号,如图2所示的。
[0041]
三个扫描驱动信号均是在移位寄存器单元S/R的扫描信号输出端STVOUT被置为高电平的阶段输出的,因此可以将多个发射电极扫描驱动单元的移位寄存器单元S/R级联起来,如稍后将描述的。这样,各个移位寄存器单元S/R的扫描信号输出端STVOUT依次被拉高,从而使得各个发射电极扫描驱动单元依次输出触摸扫描驱动信号。
[0042]
在实际的应用中,移位寄存器单元S/R可以具有接入高电压的高电压端VGH和接入低电压的低电压端VGL。这样的移位寄存器单元S/R在图1中示出。
[0043]
在一些实施例中,如图1中所示,扫描驱动信号生成单元TX_GEN包括与门模块AND和电压转换模块VTR。
[0044]
与门模块AND连接第二时钟信号输入端CLK2_n(假设该TX_GEN为第n个TX_GEN)和扫描信号输入端STVIN。与门模块AND用于在第 二时钟信号输入端CLK2_n和扫描信号输入端STVIN均为第一电平时,将第一节点N1置为第一电平。
[0045]
电压转换模块VTR连接第一节点N1、驱动信号输入端TXIN、扫描驱动信号输出端TXOUTx_n,并具有第一直流电压输入端TXCOM和第二直流电压输入端VCOM。电压转换模块VTR用于在第一节点N1为第一电平且驱动信号输入端TXIN为第一电平时,将扫描驱动信号输出端TXOUTx_n的电平置为第一直流电压输入端TXCOM输入的电压,并且在第一节点N1为第二电平或驱动信号输入端TXIN为第二电平时,将扫描驱动信号输出端TXOUTx_n的电压置为第二直流电压输入端VCOM输入的电压。
[0046]
这样,输出的扫描驱动信号的高低电平分别与上述的两个直流电压输入端TXCOM和VCOM输入的电压一致,从而使得扫描驱动信号满足预定的驱动要求。具体来说,第一直流电压输入端TXCOM输入的电压可以为触控检测芯片所要求的电压,而第二直流电压输入端VCOM输入的电压可以为公共电极的电压。
[0047]
在一些实施例中,如图1所示,与门模块AND包括一个与非门11(这里称为第一与非门)和反相器21。
[0048]
第一与非门11连接第二时钟信号输入端CLK2_n和扫描信号输入端STVIN。第一与非门11用于在第二时钟信号输入端CLK2_n和扫描信号输入端STVIN为第一电平时,将第二节点N2置为第二电平。
[0049]
反相器21连接第二节点N2和第一节点N1。反相器21用于将第一节点N1的电平置为与第二节点N2的电平逻辑上相反的电平。
[0050]
在一些实施例中,电压转换模块VTR包括第二与非门12、第一晶体管T1、第二晶体管T2,并具有第一直流电压输入端TXCOM和第二直流电压输入端VCOM。
[0051]
第二与非门12连接第一节点N1和驱动信号输入端TXIN。第二与非门12用于在第一节点N1为第一电平且驱动信号输入端TXIN为第一电平时,将第三节点N3置为第二电平。
[0052]
第一晶体管T1和第二晶体管T2的栅极连接第三节点N3。第一晶体管T1的源极连接第一直流电压输入端TXCOM,并且第一晶体管T1的漏极连接扫描驱动信号输出端TXOUTx_n。第二晶体管T2的漏极连接扫描驱动信号输出端TXOUTx_n,并且第二晶体管T2的源极连接第二直 流电压输入端VCOM。第一晶体管T1的导通电压为第一电平,第二晶体管T2的导通电压为第二电平。
[0053]
应当理解的是,第一晶体管T1和第二晶体管T2的源极和漏极通常被制作为对称的,并且因此可互换地使用。
[0054]
图3为根据图1的实施例的发射电极扫描驱动单元的移位寄存器单元的电路示意图。
[0055]
参见图3,该移位寄存器单元S/R包括:第一传输门31、第二传输门32和四个反相器22、23、24和25。
[0056]
第一传输门31的第一控制端P和第二传输门32的第二控制端N均连接第一时钟信号输入端CLK1。第二传输门32的第一控制端P和第一传输门31的第二控制端N均连接第一反相器22的输出端。第一反相器22的输入端连接第一时钟信号输入端CLK1。第二反相器23的输入端连接起始信号输入端STV,第二反相器23的输出端连接第一传输门31的输入端(在图3中,第一传输门31的左侧端子被用作输入端,并且右侧端子被用作输出端)。第一传输门31的输出端连接第二传输门32的输出端(在图3中,第二传输门32的左侧端子被用作输出端,并且右侧端子被用作输入端)。第三反相器24的输入端连接第二传输门32的输出端,并且第三反相器24的输出端连接扫描信号输出端STVOUT。第四反相器25的输入端连接扫描信号输出端STVOUT,并且第四反相器25的输出端连接第二传输门32的输入端。
[0057]
第一传输门31和第二传输门32中的每个被配置成在其第一控制端P处于第一电平且其第二控制端N处于第二电平时导通,从而将施加到输入端的信号传输到输出端。
[0058]
下面参照图2和3描述移位寄存器S/R的操作。
[0059]
在时钟信号输入端CLK1的电平为第一电平时,第一传输门31的第一控制端P处于第一电平,并且第二控制端N处于第二电平。因此,第一传输门31导通,使得在始信号输入端STV输入第一电平的起始信号时,第一传输门31的输入端被置为第二电平,并且因此输出端被置为第二电平。进一步地,第三反相器24将扫描信号输出端STVOUT的电平置为第一电平。第二传输门32的控制端的连接状态与第一传输门31的连接状态相反,从而它们的工作状态也相反。因此,第二传输门32关断。
[0060]
当时钟信号输入端CLK1的电平变为第二电平时,第一传输门31的第一控制端P处于第二电平,并且第二控制端N处于第一电平。因此,第一传输门31关断,并且第二传输门32导通。由于扫描信号输出端STVOUT的电平为第一电平,所以反相器25会将第二传输门32的输入端的电平置为第二电平。进一步地,第二传输门32将其输出端的电平也置为第二电平,进而第三反相器24将扫描信号输出端STVOUT的电平置为第一电平。
[0061]
在时钟信号输入端CLK1的电平再次变为第一电平时,第一传输门31再次导通,并且第二传输门32再次关断。但是,由于起始信号输出端STV已经被置为第二电平,所以第一传输门31的输出端的电平被置为第一电平,进而第三反相器24将扫描信号输出端STVOUT的电平置为第二电平。之后,在时钟信号输入端CLK1再次变为第二电平时,第一传输门31关断,并且第二传输门32导通。由于扫描信号输出端STVOUT的电平为第二电平,所以第二传输门32的输入端为第一电平,并且第二传输门32的输出端也为第一电平。进一步地,第三反相器24将扫描信号输出端STVOUT的电平置为第二电平。
[0062]
应当理解的是,第一传输门31和第二传输门32以及各个反相器22、23、24和25一般具有接入高电压的高电压端VGH和接入低电压的低电压端VGL。为了简单起见,这些高电压端VGH和低电压端VGL在图3中未示出。
[0063]
图4为根据本公开一实施例的发射电极扫描驱动电路的框图。
[0064]
参见图4,该发射电极扫描驱动电路包括多个发射电极扫描驱动单元、4条时钟信号线L1、L2_1、L2_2和L2_3、高电压线L5、低电压线L6、起始信号线L7和驱动信号线L8。每一个发射电极扫描驱动单元可以为如上面所述的发射电极扫描驱动单元。
[0065]
为了便于区分,将第x个的发射电极扫描驱动单元的三个扫描驱动信号输出端分别表示为TXOUTx_1,TXOUTx_2和TXOUTx_3,其中x为大于等于1的整数。
[0066]
在每个发射电极扫描驱动单元中,第一时钟信号输入端CLK1连接第一时钟信号线L1,第二时钟信号输入端CLK2_1,CLK2_2和CLK2_3一对一连接第二时钟信号线L2_1、L2_2和L2_3,高电压端VGH连接高电压线L5,低电压端VGL连接低电压线L6,并且各驱动信号输入端 TXIN连接驱动信号线L8。
[0067]
多个发射电极扫描驱动单元被级联在一起。具体地,除最后一个发射电极扫描驱动单元之外,每个发射电极扫描驱动单元的移位寄存器单元S/R的扫描信号输出端STVOUT连接下一个发射电极扫描驱动单元的移位寄存器单元S/R的起始信号输入端STV。另外,第一个发射电极扫描驱动单元的移位寄存器单元S/R的起始信号输入端STV连接起始信号线L7。
[0068]
图5为示意性示出根据图4的实施例的发射电极扫描驱动电路的操作的时序图。
[0069]
与上面结合图2描述的操作类似,在包括经由第一时钟信号输入端CLK1提供的第一时钟信号、经由第二时钟信号输入端CLK2_1、CLK2_2和CLK2_3提供的第二时钟信号、经由起始信号输入端STV提供的起始信号和经由驱动信号输入端TXIN提供的驱动信号的输入信号的激励下,发射电极扫描驱动电路的级联的发射电极扫描驱动单元在相应的扫描驱动信号输出端TXOUT1_1、TXOUY1_2、TXOUT1_3...TXOUTm_2和TXOUTm_3(m为发射电极扫描驱动单元的数目)依次输出触摸扫描驱动信号。
[0070]
根据本公开实施例的一个发射电极扫描驱动单元可以提供多个扫描驱动信号。这使得将发射电极扫描驱动电路分散制作在阵列基板的边框区域内成为可能。这样,就无需使用大量的扇出引线将发射电极连接到阵列基板的边缘。由于扇出引线的减少,还可能的是降低触控装置的边框区域的面积。
[0071]
虽然在上面的各个实施例中一个发射电极扫描驱动单元被图示和描述为包括三个扫描驱动信号生成单元TX_GEN,但是在其他实施例中,一个发射电极扫描驱动单元可以包括其他数量(比如7个)的TX_GEN。在一个发射电极扫描驱动单元包括7个TX_GEN的实施例中,需要8条时钟信号线,其中一条连接移位寄存器单元的第一时钟信号输入端,并且其他时钟信号线一对一连接7个TX_GEN的第二时钟信号输入端。
[0072]
如上面描述的发射电极扫描驱动电路可以制作在阵列基板上。具体地,该阵列基板包括基底,通过图案化在其上形成所述发射电极扫描驱动电路。
[0073]
进一步地,所述阵列基板可以用于制作显示装置。这里的显示装置可以是指手机、平板电脑、导航仪以及其他具有触控和显示功能的产品。
[0074]
虽然结合附图描述了本公开的实施方式,但是本领域技术人员可以在不脱离本公开的范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。

权利要求书

[权利要求 1]
一种发射电极扫描驱动单元,包括: 移位寄存器单元,具有起始信号输入端、第一时钟信号输入端和扫描信号输出端;以及 多个扫描驱动信号生成单元,每一个扫描驱动信号生成单元具有第二时钟信号输入端、扫描信号输入端、驱动信号输入端和扫描驱动信号输出端,所述扫描信号输入端与所述移位寄存器单元的扫描信号输出端相连, 其中所述移位寄存器单元被适配成: 响应于第一时钟信号输入端被供应第一有效电平且起始信号输入端被供应具有第一电平的起始信号,将扫描信号输出端置为第一电平; 响应于第一时钟信号输入端被供应第一有效电平且起始信号输入端被供应与第一电平逻辑上相反的第二电平,将扫描信号输出端置为第二电平;以及 响应于第一时钟信号输入端被供应无效电平,维持扫描信号输出端的电平保持不变;并且 其中所述多个扫描驱动信号生成单元中的每个被适配成响应于扫描信号输入端被供应第一电平且第二时钟信号输入端被供应第二有效电平,根据施加到驱动信号输入端的驱动信号生成扫描驱动信号并通过扫描驱动信号输出端输出。
[权利要求 2]
如权利要求1所述的发射电极扫描驱动单元,其中所述第二有效电平为第一电平,并且其中所述多个扫描驱动信号生成单元中的每个包括与门模块和电压转换模块,其中: 所述与门模块连接第二时钟信号输入端和扫描信号输入端,并且被适配成响应于第二时钟信号输入端和扫描信号输入端被供应第一电平,将第一节点置为第一电平;并且 所述电压转换模块连接第一节点、驱动信号输入端和扫描驱动信号输出端且具有第一直流电压输入端和第二直流电压输入端,所述电压转换模块被适配成响应于第一节点处于第一电平且驱动信号输入端被供应第一电平,将扫描驱动信号输出端置为施加到第一直流电压输入端的电压,并且响应于第一节点处于第二电平或驱动信号输入端被 供应第二电平,将扫描驱动信号输出端置为施加到第二直流电压输入端的电压。
[权利要求 3]
如权利要求2所述的发射电极扫描驱动单元,其中所述与门模块包括第一与非门和反相器,其中: 所述第一与非门连接第二时钟信号输入端和扫描信号输入端,并且被适配成响应于第二时钟信号输入端和扫描信号输入端被供应第一电平,将第二节点置为第二电平;并且 所述反相器连接第二节点和第一节点,并且被适配成将第一节点置为与第二节点的电平逻辑上相反的电平。
[权利要求 4]
如权利要求2所述的发射电极扫描驱动单元,其中所述电压转换模块包括第二与非门、具有为第一电平的导通电压的第一晶体管和具有为第二电平的导通电压的第二晶体管,其中: 所述第二与非门连接所述第一节点和驱动信号输入端,并且被适配成响应于第一节点处于第一电平且驱动信号输入端被供应第一电平,将第三节点置为第二电平; 所述第一晶体管具有栅极、源极和漏极,所述栅极连接第三节点,所述源极和漏极中的一个连接第一直流电压输入端,并且另一个连接扫描驱动信号输出端;并且 所述第二晶体管具有栅极、源极和漏极,所述第二晶体管的栅极连接第三节点,所述第二晶体管的源极和漏极中的一个连接第二直流电压输入端,并且另一个连接扫描驱动信号输出端。
[权利要求 5]
如权利要求1所述的发射电极扫描驱动单元,其中所述移位寄存器单元包括第一传输门、第二传输门、第一反相器、第二反相器、第三反相器和第四反相器,其中: 第一传输门具有第一控制端、第二控制端、输入端和输出端,所述第一控制端连接第一时钟信号输入端; 第二传输门具有第一控制端、连接第一时钟信号输入端的第二控制端、输入端、以及连接第一传输门的输出端的输出端; 第一反相器具有连接第一时钟信号输入端的输入端以及连接第一传输门的第二控制端和第二传输门的第一控制端的输出端; 第二反相器具有连接起始信号输入端的输入端和连接第一传输门的输入端的输出端; 第三反相器具有连接第二传输门的输出端的输入端和连接扫描信号输出端的输出端;并且 第四反相器具有连接扫描信号输出端的输入端和连接第二传输门的输入端的输出端。
[权利要求 6]
如权利要求1所述的发射电极扫描驱动单元,其中所述发射电极扫描驱动单元包括三个扫描驱动信号生成单元。
[权利要求 7]
如权利要求1-6任一项所述的发射电极扫描驱动单元,其中所述第一电平为高电平,第二电平为低电平,第一有效电平为高电平,并且第二有效电平为高电平。
[权利要求 8]
一种发射电极扫描驱动电路,包括: 多个如权利要求1-7任一项所述的发射电极扫描驱动单元; 第一时钟信号线;以及 多条第二时钟信号线, 其中所述多个发射电极扫描驱动单元的移位寄存器彼此级联,以使得除最后一个发射电极扫描驱动单元之外所述发射电极扫描驱动单元中的每个的移位寄存器单元的扫描信号输出端连接下一个发射电极扫描驱动单元的移位寄存器单元的起始信号输入端; 其中所述多个发射电极扫描驱动单元的移位寄存器的第一时钟信号输入端连接第一时钟信号线;并且 其中每个发射电极扫描驱动单元的所述多个扫描驱动信号生成单元的第二时钟信号输入端一对一连接所述多条第二时钟信号线。
[权利要求 9]
一种驱动如权利要求8所述的发射电极扫描驱动电路的方法,包括: 在第一时钟信号线上施加第一时钟信号,其中所述第一时钟信号的时钟脉冲具有为第一有效电平的高电平; 在所述时钟脉冲之一结束之前,在第一个发射电极扫描驱动单元的移位寄存器的起始信号输入端施加起始信号脉冲,其中该起始信号脉冲不早于该时钟脉冲的结尾且不晚于下一时钟脉冲的开始结束;以及 在所述多条第二时钟信号线中的每个上施加相应的第二时钟信号,其中各个第二时钟信号的时钟脉冲具有为第二有效电平的高电平,每一个第二时钟信号具有在第一时钟信号的两个时间上相邻的时钟脉 冲之间的时间间隔中的相应时钟脉冲,并且各个时钟脉冲在时间上互不重叠。
[权利要求 10]
一种阵列基板,包括: 基底;以及 如权利要求8所述的发射电极扫描驱动电路, 其中所述发射电极扫描驱动电路通过图案化形成在所述基底上。
[权利要求 11]
一种显示装置,包括如权利要求10所述的阵列基板。

附图

[ 图 0001]  
[ 图 0002]  
[ 图 0003]  
[ 图 0004]  
[ 图 0005]