Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2017112058) METHOD TO ASSESS ENERGY EFFICIENCY OF HPC SYSTEM OPERATED WITH & WITHOUT POWER CONSTRAINTS
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2017/112058 International Application No.: PCT/US2016/057543
Publication Date: 29.06.2017 International Filing Date: 18.10.2016
IPC:
G06F 11/30 (2006.01) ,G06F 11/34 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
30
Monitoring
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
30
Monitoring
34
Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation
Applicants:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventors:
BODAS, Devadatta V.; US
ARUNACHALAM, Meenakshi; US
SHARAPOV, Ilya; US
YOUNT, Charles R.; US
HUCK, Scott B.; US
HUGGAHALLI, Ramakrishna; US
SONG, Justin J.; US
GRIFFITH, Brian J.; US
RAJAPPA, Muralidhar; US
ZENG, Lingdan (Linda); US
Agent:
KOMENDA, J. Kyle; US
Priority Data:
14/757,90323.12.2015US
Title (EN) METHOD TO ASSESS ENERGY EFFICIENCY OF HPC SYSTEM OPERATED WITH & WITHOUT POWER CONSTRAINTS
(FR) PROCÉDÉ D'ÉVALUATION DU RENDEMENT ÉNERGÉTIQUE D'UN SYSTÈME HPC FONCTIONNANT AVEC ET SANS CONTRAINTES DE PUISSANCE
Abstract:
(EN) A method of assessing energy efficiency of a High-performance computing (HPC) system, including: selecting a plurality of HPC workloads to run on a system under test (SUT) with one or more power constraints, wherein the SUT includes a plurality of HPC nodes in the HPC system, executing the plurality of HPC workloads on the SUT, and generating a benchmark metric for the SUT based on a baseline configuration for each selected HPC workload and a plurality of measured performance per power values for each executed workload at each selected power constraint is shown.
(FR) L'invention concerne un procédé d'évaluation du rendement énergétique d'un système informatique à hautes performances (HPC), le procédé comprenant : sélection d'une pluralité de charges de travail HPC pour être exécutées sur un système soumis à essai (SUT) avec une ou plusieurs contraintes de puissance, le SUT comprenant une pluralité de nœuds HPC dans le système HPC; exécution de la pluralité de charges de travail HPC sur le SUT; et génération d'un indice de mesure de performances pour le SUT sur la base d'une configuration de référence pour chaque charge de travail HPC sélectionnée et une pluralité de performances mesurées par valeurs de puissance pour chaque charge de travail exécutée à chaque contrainte de puissance sélectionnée.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)