Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2017091281) METHOD AND SYSTEM FOR ADAPTIVELY ADJUSTING A VERIFY VOLTAGE TO REDUCE STORAGE RAW BIT ERROR RATE
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2017/091281 International Application No.: PCT/US2016/051762
Publication Date: 01.06.2017 International Filing Date: 14.09.2016
IPC:
G06F 11/10 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
07
Responding to the occurrence of a fault, e.g. fault tolerance
08
Error detection or correction by redundancy in data representation, e.g. by using checking codes
10
Adding special bits or symbols to the coded information, e.g. parity check, casting out nines or elevens
Applicants:
SANDISK TECHNOLOGIES LLC [US/US]; Two Legacy Town Center 6900 North Dallas Parkway Plano, TX 75024, US
Inventors:
KATHAWALA, Gulzar, Ahmed; US
ZHANG, Yuan; US
CHEN, Wenzhou; US
PARK, Sheunghee; US
Agent:
GENIN, Kent, E.; US
Priority Data:
15/186,33917.06.2016US
62/260,21025.11.2015US
Title (EN) METHOD AND SYSTEM FOR ADAPTIVELY ADJUSTING A VERIFY VOLTAGE TO REDUCE STORAGE RAW BIT ERROR RATE
(FR) PROCÉDÉ ET SYSTÈME POUR RÉGLER DE MANIÈRE ADAPTATIVE UNE TENSION DE VÉRIFICATION POUR RÉDUIRE LE TAUX D'ERREUR BINAIRE BRUT DE STOCKAGE
Abstract:
(EN) The various implementations described herein include systems, methods and/or devices used to enable adaptive verify voltage adjustment in memory devices. The method includes: (1) in conjunction with decoding data read from non-volatile memory in the nonvolatile memory system, determining a plurality of error parameters, (2) determining, in accordance with the plurality of error parameters, a verify adjustment signal, (3) determining whether a verify trigger event has occurred, (4) in accordance with a determination that a verify trigger event has occurred, adjusting a verify voltage in accordance with the verify adjustment signal, and (5) performing data write operations to write data to non-volatile memory in the non-volatile memory system using the adjusted verify voltage to verify the data written using the data write operations.
(FR) Conformément à différentes mises en œuvre, la présente invention concerne des systèmes, des procédés et/ou des dispositifs utilisés pour permettre un réglage de tension de vérification adaptatif dans des dispositifs de mémoire. Le procédé consiste : (1) conjointement avec le décodage de données lues à partir d'une mémoire non volatile dans le système de mémoire non volatile, à déterminer une pluralité de paramètres d'erreur, (2) à déterminer, conformément à la pluralité de paramètres d'erreur, un signal de réglage de vérification, (3) déterminer si un événement de déclenchement de vérification s'est produit, (4) conformément à une détermination du fait qu'un événement de déclenchement de vérification s'est produit, à régler une tension de vérification conformément au signal de réglage de vérification, et (5) à réaliser des opérations d'écriture de données pour écrire des données dans une mémoire non volatile dans le système de mémoire non volatile à l'aide de la tension de vérification réglée pour vérifier les données écrites à l'aide des opérations d'écriture de données.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)