Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017070217) DIVISION OF DATA STORAGE IN SINGLE-STORAGE DEVICE ARCHITECTURE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2017/070217 International Application No.: PCT/US2016/057713
Publication Date: 27.04.2017 International Filing Date: 19.10.2016
IPC:
G06F 12/02 (2006.01) ,G06F 12/10 (2016.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
08
in hierarchically structured memory systems, e.g. virtual memory systems
10
Address translation
Applicants:
WESTERN DIGITAL TECHNOLOGIES, INC. [US/US]; 3355 Michelson Drive Suite 100 Irvine, California 92612, US
Inventors:
LIN, Tino; US
Agent:
TRUESDALE, Sabra-Anne; US
JONES, Brian E.; US
CHAN, David H.; US
HANLEY, Brendan J.; US
UNRUH, Rebecca L.; US
Priority Data:
14/920,83422.10.2015US
Title (EN) DIVISION OF DATA STORAGE IN SINGLE-STORAGE DEVICE ARCHITECTURE
(FR) MÉMOIRE DE DONNÉES DANS UNE ARCHITECTURE DE DISPOSITIF DE MÉMOIRE UNIQUE
Abstract:
(EN) Systems and methods are disclosed for sub-dividing data in non-volatile data storage modules. A data storage device includes a non-volatile memory comprising a plurality of physical addresses (PBAs) storing data for a first logical unit number (LUN) and a second LUN, as well as controller circuitry configured to receive a storage access request from a host system, the storage access request including a logical address (LBA), an address range, and LUN identification information. The controller circuitry is further configured to map the LBA to a translated LBA that is one of N contiguous comprehensive LBAs based on the LBA and the LUN identification information, the comprehensive LBAs being associated with both the first LUN and the second LUN, map the translated LBA to one of the plurality of PBAs of the non-volatile memory, and read from or write to at least the one of the plurality of PBAs.
(FR) L’invention concerne des systèmes et des procédés pour subdiviser des données dans des modules de mémoire non volatils. Un dispositif de mémoire de données comprend une mémoire non volatile comprenant une pluralité d’adresses physiques (PBA) mémorisant des données pour un premier nombre d’unités logiques (LUN) et un second LUN, ainsi qu’une circuiterie de dispositif de commande configurée pour recevoir une requête d’accès de mémoire à partir d’un système hôte, la requête d’accès de mémoire comprenant une adresse logique (LBA), une plage d’adresses et des informations d’identification de LUN. La circuiterie de dispositif de commande est en outre configurée pour mapper la LBA à une LBA traduite qui est l’une des N LBA complètes contiguës sur la base de la LBA et des informations d’identification de LUN, les LBA complètes étant associées à la fois au premier LUN et au second LUN, mapper la LBA traduite à l’une de la pluralité de PBA de la mémoire non volatile, et effectuer une lecture à partir d’au moins ladite PBA parmi la pluralité de PBA ou effectuer une écriture dans au moins ladite PBA parmi la pluralité de PBA.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)