WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017069843) PRECISION CLOCK ENABLED TIME-INTERLEAVED DATA CONVERSION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2017/069843    International Application No.:    PCT/US2016/048170
Publication Date: 27.04.2017 International Filing Date: 23.08.2016
IPC:
H03M 1/06 (2006.01), H03M 1/08 (2006.01), H03K 3/42 (2006.01), G02F 7/00 (2006.01), H03M 1/12 (2006.01), H03M 1/66 (2006.01)
Applicants: RAYTHEON COMPANY [US/US]; 870 Winter Street Waltham, Massachusetts 02451-1449 (US)
Inventors: WILKINSON, Steven R.; (US).
SHAMEE, Bishara; (US)
Agent: PERDOK, Monique M.; (US).
SCHEER, Bradley W., Reg No. 47,059; (US).
ARORA, Suneel, Reg No. 42,267; (US).
BEEKMAN, Marvin L., Reg No. 38,377; (US).
BIANCHI, Timothy E., Reg No. 39,610; (US).
MCCRACKIN, Ann M., Reg No. 42,858; (US).
BLACK, David W., Reg No. 42,331; (US)
Priority Data:
14/921,157 23.10.2015 US
Title (EN) PRECISION CLOCK ENABLED TIME-INTERLEAVED DATA CONVERSION
(FR) CONVERSION DE DONNÉES ENTRELACÉES DANS LE TEMPS ACTIVÉE PAR HORLOGE DE PRÉCISION
Abstract: front page image
(EN)An apparatus comprises a photonic oscillator circuit configured to generate optical signals that are separated by a uniform delay; radio frequency (RF) generating circuitry configured to receive the optical signals and produce a series of reference clock signals having a same clock signal frequency, wherein each reference clock signal in the series includes a uniform delay from a previous clock signal in the series; and a plurality of analog-to-digital converter (ADC) circuits, wherein an ADC circuit includes a signal input to directly receive an RF input signal that is continuous in time and amplitude, and a clock input to receive a reference clock signal of the repeating series of reference clock signals, wherein the ADC circuits are configured to sample a RF input signal at the frequency of the reference clock signal with the uniform delay to sample interleaved digital values representing the RF signal.
(FR)Cette invention concerne un appareil, comprenant : un circuit oscillateur photonique configuré pour générer des signaux optiques qui sont séparés par un retard uniforme ; un circuit de génération de fréquence radio (RF) configuré pour recevoir les signaux optiques et produire une série de signaux d'horloge de référence présentant une même fréquence de signal d'horloge, chaque signal d'horloge de référence dans la série comprenant un retard uniforme à partir d'un signal d'horloge précédent dans la série ; et une pluralité de circuits convertisseurs analogique-numérique (CAN), un circuit convertisseur analogique-numérique (CAN) comprenant une entrée de signal pour recevoir directement un signal RF d'entrée qui est continu du point de vue du temps et de l'amplitude, et une entrée d'horloge pour recevoir un signal d'horloge de référence de la série répétitive de signaux d'horloge de référence, les circuits CAN étant configurés pour échantillonner un signal RF d'entrée à la fréquence du signal d'horloge de référence avec le retard uniforme pour échantillonner des valeurs numériques entrelacées représentant le signal RF.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)