WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Options
Query Language
Stem
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017067038) SEMICONDUCTOR MEMORY DEVICE OPERATION METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/067038 International Application No.: PCT/CN2015/095253
Publication Date: 27.04.2017 International Filing Date: 23.11.2015
IPC:
G11C 16/08 (2006.01)
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
16
Erasable programmable read-only memories
02
electrically programmable
06
Auxiliary circuits, e.g. for writing into memory
08
Address circuits; Decoders; Word-line control circuits
Applicants: INSTITUTE OF MICROELECTRONICS, CHINESE ACADEMY OF SCIENCES[CN/CN]; No.3 Beitucheng West Road, Chaoyang District Beijing 100029, CN
Inventors: YE, Tianchun; CN
Agent: BEIJING BLUEIP INTELLECTUAL PROPERTY AGENCY FIRM; CHEN, Hong Room 1803, No. 4 Building, No. 1 Shangdi Shi Avenue, Haidian District Beijing 100085, CN
Priority Data:
201510685366.120.10.2015CN
Title (EN) SEMICONDUCTOR MEMORY DEVICE OPERATION METHOD
(FR) PROCÉDÉ D'EXPLOITATION D'UN DISPOSITIF DE MÉMOIRE À SEMI-CONDUCTEURS
(ZH) 半导体存储器操作方法
Abstract:
(EN) Provided is a semiconductor memory device operation method, comprising: randomizing operation address data to obtain a random code; performing a combinational logical operation on the random code and raw data to obtain randomized data, or performing a combinational logical operation on the randomized data and the random code to obtain derandomized data; and storing the randomized data or outputting the derandomized data. By adopting a combinational logic or a non-iterative algorithm timing logic to form a random sequence generation unit, and on the basis of the semiconductor memory device operation method, it is not necessary for an encoding or decoding procedure to wait for a particular period, reducing an operation time, and increasing chip performance.
(FR) L'invention concerne un procédé d'exploitation d'un dispositif de mémoire à semi-conducteurs, comportant les étapes consistant à: rendre aléatoires des données d'adresses d'exploitation pour obtenir un code aléatoire; effectuer une opération logique combinatoire sur le code aléatoire et des données brutes pour obtenir des données rendues aléatoires, ou effectuer une opération logique combinatoire sur les données rendues aléatoires et le code aléatoire pour obtenir des données rendues non aléatoires; et stocker les données rendues aléatoires ou délivrer les données rendues non aléatoires. En adoptant une logique combinatoire ou une logique chronologique d'algorithme non itératif pour former une unité de génération de séquences aléatoires, et sur la base du procédé d'exploitation d'un dispositif de mémoire à semi-conducteurs, il n'est pas nécessaire qu'une procédure de codage ou de décodage attende une période particulière, ce qui réduit un temps d'opération et accroît les performances d'une puce.
(ZH) 提供了一种半导体存储器操作方法,包括:对操作地址数据进行随机化以得到随机码;将随机码与原始数据进行组合逻辑运算得到随机化数据,或者将随机化数据与随机码进行组合逻辑运算得到去随机化数据;保存随机化数据,或者输出去随机化数据。依照半导体存储器操作方法,采用组合逻辑或非迭代式时序逻辑构成随机序列产生单元,编解码过程无需等待特定周期,缩减了操作时间,提高了芯片性能。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)