Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017056310) COMPUTER AND CONTROL METHOD FOR COMPUTER
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/056310 International Application No.: PCT/JP2015/078017
Publication Date: 06.04.2017 International Filing Date: 02.10.2015
IPC:
G06F 13/10 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
10
Programme control for peripheral devices
Applicants:
株式会社日立製作所 HITACHI, LTD. [JP/JP]; 東京都千代田区丸の内一丁目6番6号 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280, JP
Inventors:
田島 幸恵 TAJIMA, Sachie; JP
揚妻 匡邦 AGETSUMA, Masakuni; JP
鈴木 貴敦 SUZUKI, Takanobu; JP
荒木 亮彦 ARAKI, Akihiko; JP
Agent:
特許業務法人ウィルフォート国際特許事務所 WILLFORT INTERNATIONAL PATENT FIRM; 東京都中央区日本橋小網町19-7 日本橋TCビル 1階 Nihonbashi TC Bldg. 1F, 19-7, Nihonbashi Koamicho, Chuo-ku, Tokyo 1030016, JP
Priority Data:
Title (EN) COMPUTER AND CONTROL METHOD FOR COMPUTER
(FR) ORDINATEUR ET PROCÉDÉ DE COMMANDE D'UN ORDINATEUR
(JA) 計算機および計算機の制御方法
Abstract:
(EN) By assigning a physically continuous memory area to a virtual storage device operated on an OS, the performance of the virtual storage device is secured. A processor operates an OS, and the processor executes a plurality of processes on the OS. The plurality of processes includes a first virtual storage device. The first virtual storage device executes an IO process, and includes a cache for storing data that is subjected to the IO process. The processor assigns a resource in a computer to the plurality of processes, and the processor creates area information that indicates physical addresses assigned to the processes in a memory. On the basis of the area information, the processor selects a continuous area, which is a physically continuous area from the memory and assigns the continuous area to the cache.
(FR) Selon la présente invention, par attribution d'une zone de mémoire physiquement continue à un dispositif de stockage virtuel mis en œuvre sur un système d'exploitation (OS pour Operating System), les performances du dispositif de stockage virtuel sont garanties. Un processeur fait fonctionner un système d'exploitation et le processeur exécute une pluralité de processus sur le système d'exploitation. La pluralité de processus comprend un premier dispositif de stockage virtuel. Le premier dispositif de stockage virtuel exécute un processus d'entrée/de sortie (E/S) et comprend une mémoire cache destinée à stocker des données qui sont soumises au processus d'entrée/de sortie. Le processeur attribue une ressource dans un ordinateur à la pluralité de processus et le processeur crée des informations de zone qui indiquent des adresses physiques attribuées aux processus dans une mémoire. Sur la base des informations de zone, le processeur sélectionne une zone continue, qui est une zone physiquement continue à partir de la mémoire et attribue la zone continue à la mémoire cache.
(JA) OS上で実行される仮想ストレージ装置に、物理的に連続するメモリ領域を割り当てることにより、仮想ストレージ装置の性能を保証する。 プロセッサは、OSを実行し、プロセッサは、OS上で複数のプロセスを実行し、複数のプロセスは、第一仮想ストレージ装置を含み、第一仮想ストレージ装置は、IO処理を実行し、IO処理されるデータを格納するキャッシュを含み、プロセッサは、計算機内のリソースを、複数のプロセスに割り当て、プロセッサは、メモリのうち、プロセスに割り当てられている物理アドレスを示す領域情報を作成し、プロセッサは、領域情報に基づいて、メモリから、物理的に連続する領域である連続領域を選択し、連続領域をキャッシュに割り当てる。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)