WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2017054273) ARRAY PANEL AND LIQUID CRYSTAL DISPLAY PANEL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2017/054273    International Application No.:    PCT/CN2015/093097
Publication Date: 06.04.2017 International Filing Date: 28.10.2015
IPC:
G02F 1/1343 (2006.01), G02F 1/1345 (2006.01)
Applicants: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; No.9-2, Tangming Road, Guangming New District Shenzhen, Guangdong 518132 (CN)
Inventors: CHEN, Cheng Hung; (CN).
JIANG, Jiali; (CN)
Agent: YUHONG INTELLECTUAL PROPERTY LAW FIRM; WU, Dajian/LIU, Hualian West Wing, Suite 713, One Junefield Plaza, 6 Xuanwumenwai Street, Xicheng District Beijing 100052 (CN)
Priority Data:
201510634590.8 30.09.2015 CN
Title (EN) ARRAY PANEL AND LIQUID CRYSTAL DISPLAY PANEL
(FR) PANNEAU MATRICIEL ET PANNEAU D'AFFICHAGE À CRISTAUX LIQUIDES
(ZH) 一种阵列基板和液晶显示面板
Abstract: front page image
(EN)An array panel and liquid crystal display panel. The array panel comprises a plurality of scan lines (Gate (N)) and a plurality of data lines (Data (N)). The plurality of scan lines (Gate (N)) and the plurality of data lines (Data (N)) are crossed each other to form a plurality of pixel zones. A pixel electrode (P) is formed in each of the pixel zones, and connected via a thin-film transistor (T1) to a corresponding scan line (Gate (N)) and data lines (Data (N)). The array panel further comprises a common electrode connected via a thin-film transistor (T2) to a first pixel electrode (P M+2 ,N) and a second pixel electrode (P M+2 ,N+1), respectively. Signals on the first pixel electrode (P M+2 ,N) and second pixel electrode (P M+2 ,N+1) are opposite in polarity. The array panel implements automatic adjustment of a common electrode voltage without employing a corresponding adjustment operator or machine adjusting the common electrode voltage, facilitating an increase in production and product competitiveness of the array panel and liquid crystal display panel.
(FR)La présente invention concerne un panneau matriciel et un panneau d'affichage à cristaux liquides. Le panneau matriciel comprend une pluralité de lignes de balayage (Grille (N)) et une pluralité de lignes de données (Données (N)). La pluralité de lignes de balayage (Grille (N)) et la pluralité de lignes de données (Données (N)) sont croisées les unes avec les autres pour former une pluralité de zones de pixel. Une électrode de pixel (P) est formée dans chacune des zones de pixel, et reliée par l'intermédiaire d'un transistor en couches minces (T1) à une ligne de balayage correspondante (Grille (N)) et à des lignes de données (Données (N)). Le panneau matriciel comprend en outre une électrode commune connectée par l'intermédiaire d'un transistor en couches minces (T2) à une première électrode de pixel (P M+2 N) et à une seconde électrode de pixel (P M+2 N+1), respectivement. Des signaux sur la première électrode de pixel (P M+2 N) et la seconde électrode de pixel (P M+2 N+1) sont de polarité opposée. Le panneau matriciel met en œuvre un réglage automatique d'une tension d'électrode commune sans utiliser un opérateur ou une machine de réglage correspondants pour régler la tension d'électrode commune, ce qui facilite une augmentation de la production et de la compétitivité de produit du panneau matriciel et du panneau d'affichage à cristaux liquides.
(ZH)一种阵列基板和液晶显示面板,阵列基板包括多条扫描线(Gate(N))和多条数据线(Data(M)),多条扫描线(Gate(N))和多条数据线(Data(M))交错形成多个像素区,在各个像素区中形成有像素电极(P),像素电极(P)通过薄膜晶体管(T1)与相应的扫描线(Gate(N))和数据线(Data(M))连接,阵列基板还包括公共电极,公共电极通过薄膜晶体管(T2)分别与第一像素电极(P M+2 ,N)和第二像素电极(P M+2 ,N+1)连接,其中,第一像素电极(P M+2 ,N)与第二像素电极(P M+2 ,N+1)中信号的极性相反。该阵列基板实现了公共电极电压的自动调节,不需要相应的调节人员或机台来调节公共电极电压,有助于提高阵列基板以及液晶显示面板的产能和产品竞争力。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)