Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017034835) LOAD CURRENT SENSING IN VOLTAGE REGULATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/034835 International Application No.: PCT/US2016/046906
Publication Date: 02.03.2017 International Filing Date: 12.08.2016
Chapter 2 Demand Filed: 26.06.2017
IPC:
G05F 1/575 (2006.01)
G PHYSICS
05
CONTROLLING; REGULATING
F
SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
1
Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
10
Regulating voltage or current
46
wherein the variable actually regulated by the final control device is dc
56
using semiconductor devices in series with the load as final control devices
575
characterised by the feedback circuit
Applicants:
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, CA 92121-1714, US
Inventors:
PELUSO, Vincenzo; US
GUAN, Hua; US
Agent:
WELCH, Henry L.; US
ATTORNEYS AND AGENTS ASSOCIATED WITH CUSTOMER NO. 101306; Haynes and Boone, LLP 2323 Victory Avenue Suite 700 Dallas, Texas 75219, US
Priority Data:
14/837,30827.08.2015US
Title (EN) LOAD CURRENT SENSING IN VOLTAGE REGULATOR
(FR) DÉTECTION DE COURANT DE CHARGE DANS UN RÉGULATEUR DE TENSION
Abstract:
(EN) A voltage regulator having current sense capability may include an input node and an output node. A first output device may be electrically connected between the input node and the output node, and configured to control current flow through the first output device to regulate a voltage at the output node. A current sense circuit may be configured to produce a signal that is indicative of the current through the first output device. The current sense circuit may be configured to perform a first kind of offset compensation operation to reduce an offset voltage in an error amplifier of the current sense circuit, and to perform a second kind of offset compensation operation to reduce the offset voltage in the error amplifier
(FR) L'invention concerne un régulateur de tension qui présente une capacité de détection de courant et qui peut comprendre un nœud d'entrée et un nœud de sortie. Un premier dispositif de sortie peut être électriquement connecté entre le nœud d'entrée et le nœud de sortie et configuré pour commander la circulation du courant à travers le premier dispositif de sortie pour réguler une tension au niveau du nœud de sortie. Un circuit de détection de courant peut être configuré pour produire un signal qui indique le courant à travers le premier dispositif de sortie. Le circuit de détection de courant peut être configuré pour exécuter un premier type d'opération de compensation de décalage pour réduire une tension de décalage dans un amplificateur d'erreur du circuit de détection de courant et pour exécuter un second type d'opération de compensation de décalage pour réduire la tension de décalage dans l'amplificateur d'erreur.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)