Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017033433) DRIVE CIRCUIT, DISPLAY DEVICE, AND DRIVE METHOD
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2017/033433 International Application No.: PCT/JP2016/003752
Publication Date: 02.03.2017 International Filing Date: 17.08.2016
IPC:
G09G 3/20 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
Applicants:
パナソニック液晶ディスプレイ株式会社 PANASONIC LIQUID CRYSTAL DISPLAY CO., LTD. [JP/JP]; 兵庫県姫路市飾磨区妻鹿日田町1-6 1-6, Megahida-cho, Shikama-ku, Himeji-shi, Hyogo 6728033, JP
Inventors:
今城 由博 IMAJO, Yoshihiro; --
井上 和典 INOUE, Kazunori; --
遠藤 健太 ENDOU, Kenta; --
Agent:
特許業務法人はるか国際特許事務所 HARUKA PATENT & TRADEMARK ATTORNEYS; 東京都千代田区六番町3 六番町SKビル5階 Rokubancho SK Bldg. 5th Floor, 3, Rokubancho, Chiyoda-ku, Tokyo 1020085, JP
Priority Data:
2015-16402921.08.2015JP
2015-17323302.09.2015JP
Title (EN) DRIVE CIRCUIT, DISPLAY DEVICE, AND DRIVE METHOD
(FR) CIRCUIT DE COMMANDE, DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE COMMANDE
(JA) 駆動回路、表示装置及び駆動方法
Abstract:
(EN) The present invention facilitates reduction in power consumption of a display device without complicating the circuit configuration thereof. This drive circuit includes: an output circuit that outputs a gate-ON voltage and a gate-OFF voltage to a plurality of gate lines provided on a display panel; first transistors each having one conductive electrode electrically coupled to a first gate line and the other conductive electrode electrically coupled to a second gate line which is disposed in the scanning direction with respect to the first gate line; and a first control line electrically coupled to control electrodes of the first transistors. While the output circuit is outputting the gate-ON voltage to the first gate line, the first transistors are turned on so as to electrically couple the first gate line to the second gate line.
(FR) La présente invention facilite une réduction de consommation d'énergie d'un dispositif d'affichage sans en compliquer la configuration des circuits. Ce circuit de commande comprend : un circuit de sortie qui délivre une tension de grille ON et une tension de grille OFF à une pluralité de lignes de grille disposées sur un panneau d'affichage; des premiers transistors ayant chacun une électrode conductrice électriquement couplée à une première ligne de grille et l'autre électrode conductrice électriquement couplée à une seconde ligne de grille qui est disposée dans la direction de balayage par rapport à la première ligne de grille; et une première ligne de commande électriquement couplée pour commander des électrodes des premiers transistors. Pendant que le circuit de sortie délivre la tension de grille ON à la première ligne de grille, les premiers transistors sont passants de sorte à coupler électriquement la première ligne de grille à la seconde ligne de grille.
(JA) 表示装置において、回路構成を複雑化させることなく低消費電力化を図る。駆動回路は、表示パネルに設けられた複数のゲート線にゲートオン電圧及びゲートオフ電圧を出力する出力回路と、一方の導通電極が第1ゲート線に電気的に接続され、他方の導通電極が第1ゲート線よりも走査方向に配置された第2ゲート線に電気的に接続された第1トランジスタと、第1トランジスタの制御電極に電気的に接続された第1制御線と、を含み、出力回路が第1ゲート線にゲートオン電圧を出力しているときに、第1トランジスタをオン状態にして、第1ゲート線及び第2ゲート線を互いに電気的に接続する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)