Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017033341) LIQUID CRYSTAL DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/033341 International Application No.: PCT/JP2015/074294
Publication Date: 02.03.2017 International Filing Date: 27.08.2015
IPC:
G09G 3/36 (2006.01) ,G02F 1/133 (2006.01) ,G09G 3/20 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
34
by control of light from an independent source
36
using liquid crystals
G PHYSICS
02
OPTICS
F
DEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
1
Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
01
for the control of the intensity, phase, polarisation or colour
13
based on liquid crystals, e.g. single liquid crystal display cells
133
Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
Applicants:
堺ディスプレイプロダクト株式会社 SAKAI DISPLAY PRODUCTS CORPORATION [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumicho, Sakai-ku, Sakai-shi, Osaka 5908522, JP
Inventors:
入江 健太郎 IRIE, Kentaro; JP
北山 雅江 KITAYAMA, Masae; JP
Agent:
河野 英仁 KOHNO, Hideto; JP
Priority Data:
Title (EN) LIQUID CRYSTAL DISPLAY DEVICE
(FR) DISPOSITIF D'AFFICHAGE À CRISTAUX LIQUIDES
(JA) 液晶表示装置
Abstract:
(EN) Provided is a liquid crystal display device in which it is possible to prevent an optimal counter voltage of a counter electrode that opposes a subpixel electrode included in a pixel from deviating from a preset counter voltage. Each of pixels P arranged in a matrix includes at least first and second subpixels each defined by including an electrode pair consisting of a subpixel electrode and a counter electrode opposing one another via a liquid crystal layer. A scan signal is applied from a scan signal line Gm for each row in the matrix to a gate electrode of a TFT for applying a data signal from a source signal line SL to the subpixel electrode included in each of the first and second subpixels. A discharge capacity electrode is connected to the subpixel electrode of the second subpixel via another TFT. When the signal width of the scan signal is within a range from M times (M is 0 or 1) to M+1 times the length of 1 H, a discharge signal line Gs is connected by an inter-signal connection line Wsm to a scan signal line Gm of a row that is scanned N horizontal scanning periods later (N is M+2, i.e., 2 or 3).
(FR) L'invention concerne un dispositif d'affichage à cristaux liquides dans lequel il est possible d'empêcher une contre-tension optimale d'une contre-électrode qui est opposée à une électrode de sous-pixel comprise dans un pixel de s'écarter d'une contre-tension préréglée. Chacun des pixels P agencés sous la forme d'une matrice comprend au moins des premier et second sous-pixels définis chacun par le fait de comprendre une paire d'électrodes comprenant une électrode de sous-pixel et une contre-électrode opposées l'une à l'autre par l'intermédiaire d'une couche de cristaux liquides. Un signal de balayage est appliqué à partir d'une ligne de signal de balayage Gm pour chaque rangée dans la matrice à une électrode de grille d'un transistor en couches minces (TFT) pour appliquer un signal de données à partir d'une ligne de signal source SL à l'électrode de sous-pixel incluse dans chacun des premier et second sous-pixels. Une électrode à capacité de décharge est connectée à l'électrode de sous-pixel du second sous-pixel par l'intermédiaire d'un autre TFT. Lorsque la largeur de signal du signal de balayage se trouve dans une plage allant de M fois (M est 0 ou 1) à M+1 fois la longueur de 1 H, une ligne de signal de décharge Gs est connectée par une ligne de connexion inter-signaux Wsm à une ligne de signal de balayage Gm d'une rangée qui est balayée N périodes de balayage horizontal plus tard (N est M+2, c'est-à-dire, 2 ou 3).
(JA) 画素に含まれる副画素電極が対向する対向電極に最適な対向電圧が、予め設定されている対向電圧からずれるのを防止することが可能な液晶表示装置を提供する。 マトリックス状に配列された画素Pが、液晶層を介して対向する副画素電極及び対向電極の電極対を含んで画定される第1及び第2副画素を少なくとも有しており、第1及び第2副画素夫々に含まれる副画素電極にソース信号線SLからデータ信号を印加するためのTFTのゲート電極にマトリックスの行毎の走査信号線Gmから走査信号を印加する。第2副画素の副画素電極には他のTFTを介して放電容量電極が接続されている。走査信号の信号幅が1Hの長さのM倍(Mは0又は1)からM+1倍までの範囲内にある場合、放電信号線Gsは、N水平走査期間後(NはM+2、即ち2又は3)に走査される行の走査信号線Gmと信号間接続線Wsmにより接続されている。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)