Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2017031723) SUBSTRATE INTEGRATED COAXIAL WAVE GUIDE INTERCONNECTION ARRAY STRUCTURE
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2017/031723 International Application No.: PCT/CN2015/088164
Publication Date: 02.03.2017 International Filing Date: 26.08.2015
IPC:
H01P 3/00 (2006.01)
[IPC code unknown for H01P 3]
Applicants:
上海交通大学 SHANGHAI JIAO TONG UNIVERSITY [CN/CN]; 中国上海市 闵行区东川路800号 No.800 Dongchuan Rd., Minhang District Shanghai 200240, CN
Inventors:
李晓春 LI, Xiaochun; CN
邵妍 SHAO, Yan; CN
王宁 WANG, Ning; CN
袁斌 YUAN, Bin; CN
毛军发 MAO, Junfa; CN
Agent:
上海汉声知识产权代理有限公司 SHANGHAI HANGSOME INTELLECTUAL PROPERTY LTD.; 中国上海市 闵行区银都路3828弄56号307室 Room 307, No.56, Lane3828, Yindu Rd., Minhang District Shanghai 201108, CN
Priority Data:
201510524372.924.08.2015CN
Title (EN) SUBSTRATE INTEGRATED COAXIAL WAVE GUIDE INTERCONNECTION ARRAY STRUCTURE
(FR) STRUCTURE DE BARRETTE D’INTERCONNEXION DE GUIDE D’ONDES COAXIAL INTÉGRÉ AU SUBSTRAT
(ZH) 基片集成同轴波导互连阵列结构
Abstract:
(EN) A substrate integrated coaxial wave guide interconnection array structure, comprising at least one single-channel structure, and an inner conductor layer is arranged between a first outer conductor layer and a second outer conductor layer; a first dielectric layer is arranged between the first outer conductor layer and the inner conductor layer, and a second dielectric layer is arranged between the inner conductor layer and the second outer conductor layer; the first outer conductor layer, the second outer conductor layer and a metallized through-hole array form an outer conductor, and a plurality of single-channel structures form an array in a horizontal and vertical direction, and share the outer conductor; adjacent single-channel structures in the vertical direction share the same outer conductor layer; and adjacent single-channel structures in the horizontal direction share the same column of metallized through-hole array. A circuit board level/encapsulation level/chip level interconnection circuit has the advantages of a wide frequency band, low time delay crosstalk and good electromagnetic compatibility, is suitable for high-speed multi-channel parallel transmission of data larger than a gigabit, and has expandability transversely and longitudinally.
(FR) L’invention concerne une structure de barrette d’interconnexion de guide d’ondes coaxial intégré au substrat, comprenant au moins une structure monocanal, et une couche conductrice intérieure est agencée entre une première couche conductrice extérieure et une deuxième couche conductrice extérieure ; une première couche diélectrique est agencée entre la première couche conductrice extérieure et la couche conductrice intérieure, et une deuxième couche diélectrique est agencée entre la couche conductrice intérieure et la deuxième couche conductrice extérieure ; la première couche conductrice extérieure, la deuxième couche conductrice extérieure et une barrette de trous traversants métallisés forment un conducteur extérieur, et une pluralité de structures monocanal forment une barrette dans une direction horizontale et verticale, et partagent le conducteur extérieur ; des structures monocanal adjacentes dans la direction verticale partagent la même couche conductrice ; et des structures monocanal adjacentes dans la direction horizontale partagent la même colonne de barrette de trous traversants métallisés. Un circuit d’interconnexion au niveau de la carte de circuit imprimé/au niveau d’encapsulation/au niveau de la puce présente les avantages d’une large bande de fréquence, d’une faible diaphonie à retard temporel et d’une bonne compatibilité électromagnétique, convient à la transmission parallèle multicanal à grande vitesse de données supérieures à un gigabit, et présente une faculté d’extension transversale et longitudinale.
(ZH) 一种基片集成同轴波导互连阵列结构,包括至少一个单通道结构,内导体层设置于第一外导体层和第二外导体层之间;第一介质层设置于第一外导体层和内导体层之间,第二介质层设置于内导体层和第二外导体层之间。第一外导体层、第二外导体层、金属化通孔阵列组成外导体,多个单通道结构在水平、垂直方向形成阵列,共享外导体。垂直方向相邻单通道结构共用同一层外导体层。水平方向相邻单通道结构共用同一列金属化通孔阵列。一种用作电路板级/封装级/芯片级的互连电路,具有频带宽、时延串扰低、电磁兼容性能好的优点,适合于吉比特以上的高速数据多通道并行传输,并且在横向和纵向具有可扩展性。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)