WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/185599    International Application No.:    PCT/JP2015/064590
Publication Date: 24.11.2016 International Filing Date: 21.05.2015
G06F 1/26 (2006.01), G06F 1/32 (2006.01), G06F 15/173 (2006.01), G06F 15/177 (2006.01)
Applicants: HITACHI, LTD. [JP/JP]; 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280 (JP)
Inventors: SAEKI, Yuji; (JP)
Agent: TOU-OU PATENT FIRM; Urban Toranomon Bldg., 16-4, Toranomon 1-chome, Minato-ku, Tokyo 1050001 (JP)
Priority Data:
(JA) 計算機システム及び計算機
Abstract: front page image
(EN)Provided is computer system comprising a plurality of computers, wherein each of the plurality of computers has at least one processor chip including a plurality of processor cores, the processor chip forming a plurality of areas formed from at least one processor core, and the plurality of processor cores carrying out computation processing for performing a predetermined program and communication processing between cores which is communication between processor cores. The computer system comprises: an adjustment unit that controls the frequency and voltage supplied to each of the plurality of areas; and a determination unit that determines the power mode of each of the plurality of areas and outputs an instruction to the adjustment unit.
(FR)La présente invention concerne un système informatique comprenant plusieurs ordinateurs, chaque ordinateur parmi les plusieurs ordinateurs comportant au moins une puce de processeur comprenant plusieurs cœurs de processeur, la puce de processeur formant plusieurs zones formées à partir d'au moins un cœur de processeur, et les plusieurs cœurs de processeur mettant en œuvre un traitement de calcul pour exécuter un programme prédéfini et un traitement de communication entre les cœurs qui correspond à une communication entre cœurs de processeur. Le système informatique comprend : une unité de réglage qui commande la fréquence et la tension appliquées à chaque zone parmi les plusieurs zones ; et une unité de détermination qui détermine le mode de puissance de chacune des plusieurs zones et qui délivre en sortie une instruction à l'unité de réglage.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)