WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016105771) INSTRUCTION AND LOGIC TO PERFORM A VECTOR SATURATED DOUBLEWORD/QUADWORD ADD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/105771    International Application No.:    PCT/US2015/062112
Publication Date: 30.06.2016 International Filing Date: 23.11.2015
IPC:
G06F 9/30 (2006.01), G06F 7/485 (2006.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventors: OULD-AHMED-VALL, Elmoustapha; (US).
VALENTINE, Robert; (IL).
TOLL, Bret L.; (US).
CORBAL SAN ADRIAN, Jesus; (US).
CHARNEY, Mark J.; (US).
GIRKAR, Milind B.; (US)
Agent: NICHOLSON, David F.; (US)
Priority Data:
14/582,007 23.12.2014 US
Title (EN) INSTRUCTION AND LOGIC TO PERFORM A VECTOR SATURATED DOUBLEWORD/QUADWORD ADD
(FR) INSTRUCTION ET LOGIQUE DESTINÉES À EFFECTUER UNE ADDITION SATURÉE DE VECTEUR DE MOT DOUBLE / MOT QUADRUPLE
Abstract: front page image
(EN)In several embodiments, vector extensions to an instruction set architecture include instructions to perform saturated signed and unsigned integer additions. In one embodiment, a vector signed integer add with signed saturation is provided. In one embodiment, a vector unsigned integer add with unsigned saturation is provided. In one embodiment, packed doubleword and quadword integers are supported for both signed and unsigned instructions.
(FR)La présente invention concerne, selon plusieurs modes de réalisation, des extensions de vecteur à une architecture d'un ensemble d'instructions qui comprennent des instructions pour effectuer des additions saturées de nombres entiers signés et non signés. L'invention concerne également, selon un mode de réalisation, une addition saturée de vecteur de nombres entiers signés avec saturation signée. Selon un mode de réalisation, une addition saturée de vecteur de nombres entiers non signés avec une saturation non signée. Selon un mode de réalisation, des nombres entiers condensés à mot double et mot quadruple et des entiers sont pris en charge à la fois pour des instructions signées et non signées.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)