WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016105677) SYSTEM MAXIMUM CURRENT PROTECTION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/105677    International Application No.:    PCT/US2015/059762
Publication Date: 30.06.2016 International Filing Date: 09.11.2015
IPC:
G06F 1/28 (2006.01), G06F 1/26 (2006.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventors: ROTEM, Efraim; (IL).
ROSENZWEIG, Nir; (IL).
RAJWAN, Doron; (IL).
SHULMAN, Nadav; (IL).
LEIBOVICH, Gal; (IL).
ZIV, Tomer; (IL).
GABAI, Amit; (IL).
RODRIGUEZ, Jorge P.; (US).
CARLSON, Jeffrey A.; (US)
Agent: MALLIE, Michael J.; (US)
Priority Data:
14/579,794 22.12.2014 US
Title (EN) SYSTEM MAXIMUM CURRENT PROTECTION
(FR) PROTECTION DE COURANT MAXIMAL DE SYSTÈME
Abstract: front page image
(EN)A method and apparatus for providing proactive current protection. In one embodiment, the method comprises: prior to transitioning to a new state for an integrated circuit (IC), calculating a sum of expected powers for a plurality of domains in the IC by calculating an expected current for each of the plurality of domains based on an individual domain frequency in the new state and multiplying the expected current with its associated voltage for each of the plurality of domains for the new state; comparing the sum to a power limit; and if the sum is greater than the power limit, then reducing the individual domain frequency associated with at least one domain in the plurality of domains to maintain the total instantaneous power of the IC below the power limit.
(FR)L'invention concerne un procédé et un appareil permettant de fournir une protection proactive de courant. Dans un mode de réalisation, le procédé comprend les étapes suivantes : le calcul, avant de passer à un nouvel état pour un circuit intégré (CI), d'une somme de puissances attendues pour une pluralité de domaines dans le circuit intégré en calculant un courant attendu pour chacun de la pluralité de domaines sur la base d'une fréquence de domaine individuel dans le nouvel état, ainsi que la multiplication du courant attendu avec sa tension associée pour chacun de la pluralité de domaines pour le nouvel état ; la comparaison de la somme à une limite de puissance ; et si la somme est supérieure à la limite de puissance, alors la réduction de la fréquence de domaine individuel associée à au moins un domaine dans la pluralité de domaines afin de maintenir la puissance instantanée totale du Circuit Intégré en dessous de la limite de puissance.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)