WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016103696) AUDIO SIGNAL AMPLIFICATION DEVICE, POWER SUPPLY DEVICE, AND POWER SUPPLY CONTROL METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/103696    International Application No.:    PCT/JP2015/006420
Publication Date: 30.06.2016 International Filing Date: 24.12.2015
IPC:
H03F 3/217 (2006.01), H03F 1/26 (2006.01)
Applicants: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD. [JP/JP]; 1-61, Shiromi 2-chome, Chuo-ku, Osaka-shi, Osaka 5406207 (JP)
Inventors: OKUDA, Tadayoshi; (--)
Agent: KAMATA, Kenji; (JP)
Priority Data:
2014-261216 24.12.2014 JP
Title (EN) AUDIO SIGNAL AMPLIFICATION DEVICE, POWER SUPPLY DEVICE, AND POWER SUPPLY CONTROL METHOD
(FR) DISPOSITIF D'AMPLIFICATION DE SIGNAL AUDIO, DISPOSITIF D'ALIMENTATION ÉLECTRIQUE, ET PROCÉDÉ DE COMMANDE D'ALIMENTATION ÉLECTRIQUE
(JA) 音声信号増幅装置、電源装置、及び電源制御方法
Abstract: front page image
(EN)The present invention provides an audio signal amplification device capable of suppressing noise propagation. An audio signal amplification device is provided with a clock generation circuit for generating a clock used in the amplification of an audio signal and a power supply circuit for generating, from input power, DC power to be supplied to the clock generation circuit. The power supply circuit is provided with a constant voltage generation circuit for generating constant voltage DC power from the input power, a first capacitor, a first charging circuit for charging the first capacitor using the input power, and a selection circuit. The selection circuit selects one type of DC power from among the DC power generated by the constant voltage generation circuit and the DC power that the first capacitor has been charged with and supplies the same to the clock generation circuit.
(FR)La présente invention concerne un dispositif d'amplification de signal audio pouvant supprimer la propagation de bruit. Un dispositif d'amplification de signal comporte un circuit de génération d'horloge pour la génération d'une horloge servant à l'amplification d'un signal audio et un circuit d'alimentation électrique pour la génération, à partir d'une puissance d'entrée, d'une puissance en CC à transmettre au circuit de génération d'horloge. Le circuit d'alimentation électrique comporte un circuit de génération de tension constante pour la génération d'une puissance en CC à tension constante à partir de la puissance d'entrée, un premier condensateur, un premier circuit de charge pour la charge du premier condensateur au moyen de la puissance d'entrée, et un circuit de sélection. Le circuit de sélection sélectionne un type de puissance en CC à partir de la puissance en CC générée par le circuit de génération de tension constante et la puissance en CC avec laquelle le premier condensateur a été chargé et la transmet au circuit de génération d'horloge.
(JA) ノイズの伝播を抑制することができる音声信号増幅装置を提供する。音声信号増幅装置は、音声信号の増幅に用いられるクロックを生成するクロック生成回路と、クロック生成回路に供給する直流電力を入力電力から生成する電源回路と、を備える。電源回路は、入力電力から定電圧の直流電力を生成する定電圧生成回路と、第1のコンデンサと、入力電力を用いて第1のコンデンサを充電する第1の充電回路と、選択回路と、を備える。選択回路は、定電圧生成回路で生成された直流電力及び第1のコンデンサに充電された直流電力のうちの1つの直流電力を選択してクロック生成回路に供給する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)