WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016099895) A FINFET TRANSISTOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/099895    International Application No.:    PCT/US2015/063517
Publication Date: 23.06.2016 International Filing Date: 02.12.2015
IPC:
H01L 29/78 (2006.01)
Applicants: KIM, Sang, U. [US/US]; (US)
Inventors: KIM, Sang, U.; (US).
KIM, Kuhwan; (US)
Agent: DELANEY, Karoline, A.; (US)
Priority Data:
14/570,982 15.12.2014 US
Title (EN) A FINFET TRANSISTOR
(FR) TRANSISTOR FINFET
Abstract: front page image
(EN)A semiconductor device includes a semiconductor substrate having isolation regions formed therein and a fin-shaped semiconductor structure protruding vertically above the isolation regions and extending laterally in a first direction. The device additionally includes a gate dielectric wrapping a channel region of the fin-shaped semiconductor structure and a gate electrode wrapping the gate dielectric. The channel region is interposed in the first direction between a source region and a drain region and has sloped sidewalls and a width that continuously decreases from a base towards a peak of the channel region. The channel region comprises a volume inversion region having a height greater than about 25% of a total height of the channel region.
(FR)L'invention concerne un dispositif à semi-conducteur qui comprend un substrat semi-conducteur ayant des régions d'isolation formées en son sein et une structure semi-conductrice en forme d'ailette faisant saillie verticalement au-dessus des régions d'isolation et s'étendant latéralement dans une première direction. Le dispositif comprend en outre un diélectrique de grille enveloppant une région de canal de la structure semi-conductrice en forme d'ailette et une électrode de grille enveloppant le diélectrique de grille. La région de canal est intercalée dans la première direction entre une région de source et une région de drain et présente des parois inclinées et une largeur qui diminue de façon continue à partir d'une base vers un pic de la région de canal. La région de canal comprend une région d'inversion de volume ayant une hauteur supérieure à environ 25 % de la hauteur totale de la région de canal.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)